1、 (3)对源程序汇编,链接以后的程序 (4)任何形式的程序8086在最小工作模式下,对I/O接口进行读操作,那么控制引脚( ) (1)RD低电平,WR三态,IO/M低电平 (2)RD低电平,WR三态,IO/M高电平 (3)RD三态,WR低电平,IO/M低电平 (4)RD三态,WR低电平,IO/M高电平8086/8088指令OUT 80H,AL表示( ) (1)将80H送给AL (2)将80H端口的内容送给AL (3)将AL的内容送给80H端口 (4)将AL内容送给80H内存单元伪指令ORG 2000H的意思是( (1)它下面的源程序存放在现行段的起始地址为2000H的存贮区; (2)它下面的目
2、标程序存放在现行段的起始地址为IP+2000H的存贮区域; (3)它下面的目标代码存放在现行段的起始地址为2000H的存贮区域中; (4)它下面的源程序存放在现行段的起始地址为IP+2000H的存贮区域中。CPU中的控制部件CU的主要任务是(A ),而ALU主要完成(BA(1)向计算机各部件发出时序控制电位。 (2)寄存内存地址。 (3)寄存指令码。 (4)寄存操作数。B(1)各种时序信号的生成。 (2)中断管理。 (3)指令地址指针的变换。 (4)算术、逻辑运算及移位操作。若8088CPU检测到( )信号,则在当前总线周期的T4或下一个总线周期的T1后沿发出HLDA信号,并在后续的总线周期将
3、总线控制授予提出请求的主控设备。 (1)HLDA (2)INT (3)HOLD (4)MREQ若用128*8的RAM芯片组成1K字节的存贮器,则需要( )这样的芯片 (1)4片 (2)8片 (3)12片 (4)6片在计算机中进行FAH+A0H运算后,产生的进位标志CF,半进位标志AF和溢出标志OF分别为( (1)CF=1,AF=0和OF=0 (2)CF=0,AF=1和OF=0 (3)CF=1,AF=0和OF=1 (4)CF=0,AF=0和OF=0 CPU与外设之间传送数据的控制方式有( (1)程序控制 (2)无条件方式、查询方式、中断方式、DMA方式 (3)定时方式 (4)以上所有方式指令一般
4、包括( )两部分。 (1)操作码和地址码 (2)操作码和操作数 (3)操作数和地址码 (4)操作码和数据码二进制数11001100逻辑左移两位,所得的数与11001100进行“与”运算,最终的结果为( A.00H B.80H C.03H D.0FFH某存贮器的容量为4K字节,则CPU至少应提供( )根地址线才能对所有存贮单元进行寻址。 A.14 B.13 C.12 D.11在计算机中,若运算的两个操作数据其结果使标志位CF=1,则( A.源操作数据大于等于目的操作数据 B.源操作数据小于目的操作数据 C.源操作数据等于目的操作数据 D.不定使用移位指令,把寄存器的最高位移入CF,并在最低位补为
5、0时使用( A.ROL B.SAR C.SHR D.SAL8086/8088中断系统中,中断向量是( A.中断类型号 B.一个不确定的值,可以随意来赋 C.中断服务程序的入口地址 D.指示中断服务程序入口地址存放的位置指令MOV AX,WORD PTRBX+SI的源操作数采用的寻址方式是:( A.基址加变址寻址 B.寄存器间接寻址 C.寄存器相对寻址 D.相对的基址加变址寻址8088CPU复位起动入口地址为()。A.0000H B.0200HC.FFFF0HD.2080H8255A可编程I/O接口器件,其中一个口可工作于双向,它是( A.A口 B.B口 C.C口 D.控制口当8086访问存贮器
6、0010:4000H单元时,其物理地址为( A.04100H B.40010H C.10400H D.01040H8086/8088CPU与慢速的存贮器或I/O设备之间,为了传送速度能匹配,有时需在( )状态之间插入若干等待周期Tw。A.T1和T2 B.T2和T3C.T3和T4 D.随机8088CPU的标志寄存器中,( )标志位用于控制CPU是否允许接受外部的可屏蔽中断请求。 A.IF B.DF C.TF D.OF下列指令中不会改变指令计数器IP的是( A.MOV B.JMP C.CALL D.RET8255端口A设置为工作方式2,则端口B设置为( ). A.除方式2外,其它方式均可. B.任
7、意方式. C.只能是方式0 D.不能使用.在8088系统的存贮器组织中,有物理地址和逻辑地址两个不同的概念。它们之间的关系是( A.物理地址=逻辑地址 B.物理地址=逻辑地址*16 C.物理地址=逻辑段的段基值*16+有效偏移地址 D.物理地址=逻辑段的段基值*16+段内有效偏移地址 若8255 A口工作于方式1输出,B口工作于方式0输入,C口工作于方式0输入,则方式控制字应为( A.0A9H B.0ABH C.0A3H D.1BH计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。A.实时处理 B.智能化 C.并行 D.冯诺依曼下列8086指
8、令中,对AX的结果与其他三条指令不同的是 ( ) A、MOV AX,0 B、XOR AX,AX C、SUB AX,AX D、OR AX,0 设(AX)ABDFH,则在执行指令“AND AX,0001H”后,AX寄存器的内容为:() A、ABDEHB、FFFFHC、0001HD、0000H 设(AX)1000H,(BX)2000H,则在执行了指令“SUB AX,BX”后,标志位CF和ZF的值分别为:A、0,0B、0,1C、1,0D、1,1 总线周期的T1状态下,数据/地址线上是 信息,用 信号将此信息锁存起来。 A数据 B. 地址 C. 控制 D. 状态 A B. C. MN/ D. ALE中断
9、类型码为40H的中断服务程序入口地址存放在中断向量表中的起始地址是 。 ADS:0040H B. DS:0100H C. 0000H:0100H D. 0000H:0040HCPU响应INTR引脚上的中断请求的条件之一是 。 AIF=0 B. IF=1 C. TF=0 D.TF=148086/8088中用来区分构成的是最大模式还是最小模式系统的控制信号是 。A., , B. MN/ C. D. QS0,QS15对于掉电,8086/8088是通过 来处理的。A. 软件中断 B. DMA 请求 C. 可屏蔽中断 D. 非屏蔽中断68086/8088 CPU的内部结构由 组成。 A. ALU、EU、
10、BIU B. 寄存器组、ALU C. EU、BIU D. ALU、BIU、地址加法器78086/8088中断系统可处理_个中断源,中断类型码的范围为_, 中断向量设置在内存_。 A1. 255 B1. 256 C1. 128 D1. 1024 A2. 0255 B2. 1255 C2. 0127 D2. 01023 A3. 00000H003FFH B3. 00400H007FFH C3. FFFFFHFF800H8086微处理器的A19/S6A16/S3引脚是( )。 A.数据总线 B.地址总线 C.地址数据总线 D.地址状态总线32. 若X=-31,Y=-8,字长n8,采用补码运算求得XY
11、补的结果是 。 A. 10010111 B. 11101001 C. 10100111 D. 11011001二、填空题1十进制数17.6875的二进制数表示为 B。十六进制数表示为 H。2指令MOV BX+DI,AX 中源操作数为 寻址,目的操作数为 寻址。38088CPU从功能上分成 和 两大部分48088微机系统中,存贮器采用了分段技术,但在系统运行中,可直接识别的当前逻辑段最多为 个。逻辑地址与物理地址之间的关系式 。58086CPU的地址总线是 根,数据总线是 根,8088CPU经加电复位后,执行第一条指令地址是6.已知 SS=0AA00H,SP=0FF00H, 若执行两条POP指令
12、,那么执行后SP=H,SS=7.8088系统中,一个或存储器读写的基本总线周期包含 个状态。为了解决CPU和存储器或外设速度不匹配的问题,在CPU中设计了一条 输入线。在存贮器或外设速度较慢时,要在 状态后插入一个或几个 状态周期。8指令SBB BTDABXSI,AX的目的操作数的寻址方式为9.在循环程序设计中,对于控制循环的DEC CX和JNE ROTA两语句可合并用一个 语句代替。108088有两种工作模式,即 ,它可由引脚 决定, 最小模式的特点是11当CPU由INTR引脚上收到中断请求信号,则在当前无高级中断源请求且 为1时,在当前指令执行完以后,8088/8086CPU将连续执行两个INTA中断响应周期。第一个中断响应周期是;第二个中断响应周期是128086的地址总线为 根,数据总线为 根,故其最大