欢迎来到冰豆网! | 帮助中心 分享价值,成长自我!
冰豆网
全部分类
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • 党团工作>
  • ImageVerifierCode 换一换
    首页 冰豆网 > 资源分类 > DOC文档下载
    分享到微信 分享到微博 分享到QQ空间

    数字电子时钟课程设计报告-4.doc

    • 资源ID:2493025       资源大小:447.50KB        全文页数:14页
    • 资源格式: DOC        下载积分:15金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要15金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    数字电子时钟课程设计报告-4.doc

    1、数字电子钟课程设计报告 题目:数字电子钟的设计与仿真 专业:通信工程前言加入世贸组织以后,中国会面临激烈的竞争。这种竞争将是一场科技实力、管理水平和人才素质的较量,风险和机遇共存,同时电子产品的研发日新月异,不仅是在通信技术方面数字化取代于模拟信号,就连我们的日常生活也进于让数字化取缔。说明数字时代已经到来,而且渗透于我们生活的方方面面。就拿我们生活的实例来说明一下“数字”给我们带来的便捷。下面我们就以数字钟为例简单介绍一下。数字钟我们听到这几个字,第一反应就是我们所说的数字,不错数字钟就是以数字显示取代模拟表盘的钟表,在显示上它用数字反应出此时的时间,相比模拟钟能给人一种一目了然的感觉,不仅

    2、如此它还能同时显示时、分、秒。而且能对时、分、秒准确校时,这是普通钟所不及的。与此同时数字钟还能准确定时,在你所规定的时间里准确无误的想你发出报时声音,提醒你在此时所需要去做的事。与旧式钟表相比它更适用于现代人的生活。在毕业之际恰好遇上学校的毕业课题电子时钟设计毕业论文。因而在所学专业的基础上做了以下毕业设计。希望给大家带来方便的同时,使自己对所学专业有进一步的了解! 12目录前言1一摘要1二、 电路的总设计11. 电路的设计目的12. 电路的组成原理23.电路设计要求3三、 单元电路的设计31.秒脉冲产生电路3(1)1KHZ 振荡器32计数器4(1)二十四进制计数器4(2)六十进制计数器53

    3、.组合的数字时钟54.校准电路65.整点报时电路66.复位电路7四、电路的总体设计与调试81、具体的电路8六、 设计总结11一摘要数字电子钟实际上是一个对标准频率(1Hz)进行计数的计数电路。由振荡电路形成秒脉冲信号,秒脉冲信号输入计数器进行计数,并把累计结果以“时”、“分”“秒”的数字显示出来。秒计数器电路计满 60 后触发分计数器电路,分、计数器电路计满 60 后触发时计数器电路,当计满 24 小时后又开始下一轮的循环计数。一般由振荡电路、计数器、数码显示器等几部分组成。 振荡电路:主要用来产生时间标准信号, NE555 组成的多谐振电路产生,由但是因为时钟的精度主要取决于时间标准信号的频

    4、率及稳定度,所以一般采用石英晶体振荡器。 分频器:因为振荡器产生的标准信号频率很高,要是要得到“秒”信号,需一定级数的分频器进行分频。 计数器:有了“秒”信号,则可以根据 60 秒为 1 分, 小时为 1 天的进制,24分别设定“时”“分”“秒”的计数器,分别为 60 进制,60 进制,24 进制计数器,并输出一分,一小时的进位信号。 由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路可以对分和时进行校时。另外,计时过程要具有报时功能,当时间到达整点前 1 秒开始,蜂鸣器开始鸣叫。二、 电路的总设计1. 电路的设计目的: 数字电子钟是一种用数字电路技术实现时、分

    5、、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。目前,数字钟的功能越来越强,并且有多种专门的大规模集成电路可供选择。本设计采用 74LS160、带有译码器的数码管和适当的门电路构成,可实现对时、分、秒等时间信息的采集和较时功能地实现. 设计一个数字计时器,可以完成 00:00:00 到 23:59:59 的计时功能,并在控制电路的作用下具有快速校时、快速校分功能。 能进行正常的时分秒计时功能。分另由六个数码管实现时分秒的计时。同时实现报时和闹钟的功能。 通

    6、过 Multisim 软件平台,设计含小时,分钟,秒钟显示功能的数字时钟。 2. 电路的组成原理:电路的组成原理: 数字电子钟主要分为数码显示器、60 进制和 24 进制计数器、频率振荡器和校时这几个部分。数字电子钟要完成显示需要 6 个数码管,八段的数码管需要译码器械才能显示,然后要实现时、分、秒的计时需要 60 进制计数器和 24 进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60 进制可能由 10 进制和 6 进制的计数器串联而成,而小时的 24 进制可以采用74LS160 置数端触发实现。频率振荡器可以由晶体振荡器分频来提供,也可以由555 定时器来产生脉冲

    7、并分频为 1HZ。主体思路图:时显示器分显示器秒显示器24进制计数器60进制计数器60进制计数器报时蜂鸣器响校时电路整点报时复位电路555振荡器 3.电路设计要求具体要求:实现24小时的时钟显示、校准、整点报时等功能。(1)显示功能:具有“时”、“分”、“秒”的数字显示(“时”从023,分059,秒059)。(2)校时功能:当刚接通电源或数字时钟有偏差时,可以通过手动的方式去校时。(3)整点报时:当时钟计时到整点时,能进行整点报时。(4)复位功能:当数字时钟有偏差时,可以通过手动的方式使其恢复初始零状态。(5)可以根据个人设想,适当的添加其他功能三、 单元电路的设计1.秒脉冲产生电路 (1)1

    8、KHZ 振荡器 振荡器由 555 定时器组成。图 31 中是 由 555 定时器构成的 1KHZ 的自激振荡器 ,其原理是 0.7(2R3+R4+R5)C4=1ms f=1/t=1KHZ。2计数器 秒信号经秒计数器、分计数器、时计数器之后,分别得到“秒”个位、十位、 “分”个位、十位以及“时”个位、十位的计时输出信号,然后送至显示电路,以 便实现用数字显示时、分、秒的要求。“秒”和“分”计数器应为六十进制,而“时” 计数器应为二十四进制。采用10进制计数器74LS160来实现时间计数单元的计 数功能。 (1)二十四进制计数器如下图所示,时计数电路由 U3 和 U4 俩部分组成。当时个位 U4

    9、计数为 4,U3 计数为 2 时,两片 74LS160复零,从而构成 24 进制计数。 (2)六十进制计数器如下图所示, 秒计数电路由 U11 和 U12 俩部分组成。分、当时十位U11计数为 5时,两片 74LS160,构成 60进制计数。 3.组合的数字时钟数字时钟系统的组成利用上面的六十进制和二十四进制递增计数器子电路构成的数字钟系统如图3.11所示4.校准电路数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接信号可直接取自信号发生器产生的信号;输出端则与分或时个位计时输入端相连。当开关打到一端时,正常输入信号可以顺利通过,故校时电路处于正常计时状态;当开关打到一端时,信号

    10、产生校时电路处于校时状态. 时,分校准电路5.整点报时电路电路应在整点前 10 秒钟内开始整点报时,即当时间在 59 分 50 秒到 59 分59 秒期间时,报时电路报时控制信号。当时间在 59 分 59 秒到 00分 00 秒期间时,分十位、分个位和秒十位均保持不变,分别为 5、9 和 5,因此可将分计数器十位的 Qc 和 Qa 、个位的 Qd 和 Qa及秒计数器十位的 Qc 和 Qa 相与,从而产生报时控制信号。报时电路可选7个74F08D 来构成整点报时前的电路 整点报时后的电路6.复位电路在任意时间将时钟的时、分、秒位均恢复到00-00-00状态控制电路如下四、电路的总体设计与调试由电

    11、路各个部分的子电路构成的各个部分的功能,再由数字时钟的系统原理框图,可以清楚的知道了总体的电路情况。由总图可以看出和清楚的整个数字时钟的总体工作原理和整个工作过程:由555和RC构成的振荡器产生的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,由分的“时”进位进入24进制的“时”计时。在电路中,还有由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,得到正确的时间。1、具体的电路 本次基于Multisim10的数字电子钟的设计实现了基本的时钟以及对时钟的校准,整点报时,各个子电路的设计如第五部分子电路设计的结构电路一样,将各个部分连接在一起的整机连调的电路图

    12、为:1时钟00-00-592时钟00-59-593时钟23-59-594任意时间复位前、后结果六、 设计总结转眼间,为期一周的数字电路课程设计就结束了。通过这一周的课程设计,我拓宽了知识面,锻炼了能力,综合素质得到较大提高。设计,给人以创作的冲动。但凡涉及设计都是一件良好的事情,因为她能给人以美的幻想,因为她能给人以金般财富,因为她能给人以成就之感,更为现实的是她能给人以成长以及成长所需的营养,而这种营养更是一种福祉,一辈子消受不竭享用不尽。安排课程设计的基本目的,在于通过理论与实际的结合、人与人的沟通,进一步提高思想觉悟。尤其是观察、分析和解决问题的实际工作能力,以便培养成为能够主动适应社会

    13、主义现代化建设需要的高素质的复合型人才。课程设计发端之始,思绪全无,举步维艰,对于理论知识学习不够扎实的我深感“书到用时方恨少”,于是想起圣人之言“温故而知新”,便重拾教材与实验手册,对知识系统而全面进行了梳理,遇到难处先是苦思冥想再向同学请教,终于熟练掌握了基本理论知识,而且领悟诸多平时学习难以理解掌握的较难知识,学会了如何思考的思维方式,找到了设计的灵感。课程设计的过程中,由于对理论掌握的不熟练,或者是操作过程中发生失误,都会导致最后结果出不来。至善至美,是人类永恒的追求。但是,不从忘却“金无足赤,人无完人”,我们换种思维方式,去恶亦是至善,改错亦为至美。在课程设计过程中,我们不断发现错误

    14、,不断改正,不断领悟,不断获取。最终的检测调试环节,本身就是在践行“过而能改,善莫大焉”的知行观。对我们通信工程专业的本科生来说,实际能力的培养至关重要,而这种实际能力的培养单靠课堂教学是远远不够的,必须从课堂走向实践。这也是一次预演和准备毕业设计工作。通过课程设计,让我们找出自身状况与实际需要的差距,并在以后的学习期间及时补充相关知识,为求职与正式工作做好充分的知识、能力准备,从而缩短从校园走向社会的心理转型期。通过课程设计,我更加明白了一个真理,“实践是检验真理的唯一标准”。课程设计达到了专业学习的预期目的。课程设计之后,我们普遍感到不仅实际动手能力有所提高,更重要的是通过对设计过程的了解,进一步激发了我们对专业知识的兴趣,并能结合实际存在的问题在专业领域内进行更深入的学习。


    注意事项

    本文(数字电子时钟课程设计报告-4.doc)为本站会员主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2022 冰点文档网站版权所有

    经营许可证编号:鄂ICP备2022015515号-1

    收起
    展开