欢迎来到冰豆网! | 帮助中心 分享价值,成长自我!
冰豆网
全部分类
  • IT计算机>
  • 经管营销>
  • 医药卫生>
  • 自然科学>
  • 农林牧渔>
  • 人文社科>
  • 工程科技>
  • PPT模板>
  • 求职职场>
  • 解决方案>
  • 总结汇报>
  • 党团工作>
  • ImageVerifierCode 换一换
    首页 冰豆网 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    多功能数字钟数电课设.docx

    • 资源ID:28173921       资源大小:423.15KB        全文页数:26页
    • 资源格式: DOCX        下载积分:10金币
    快捷下载 游客一键下载
    账号登录下载
    微信登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    二维码
    微信扫一扫登录
    下载资源需要10金币
    邮箱/手机:
    温馨提示:
    快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    多功能数字钟数电课设.docx

    1、多功能数字钟数电课设课程设计任务书学生姓名: 专业班级: 指导教师: 工作单位: 信息工程学院 题 目: 多功能数字钟的设计与实现 初始条件:本设计既可以使用集成译码器、计数器、定时器、脉冲发生器和必要的门电路等,也可以使用单片机系统构建多功能数字钟。用数码管显示时间计数值。要求完成的主要任务: (包括课程设计工作量及技术要求,以及说明书撰写等具体要求)1、课程设计工作量:1周。2、技术要求:1)设计一个数字钟。要求用六位数码管显示时间,格式为00:00:00。2)具有60进制和24进制(或12进制)计数功能,秒、分为60进制计数,时为24进制(或12进制)计数。3)有译码、七段数码显示功能,

    2、能显示时、分、秒计时的结果。4)设计提供连续触发脉冲的脉冲信号发生器,5)具有校时单元、闹钟单元和整点报时单元。6)确定设计方案,按功能模块的划分选择元、器件和中小规模集成电路,设计分电路,画出总体电路原理图,阐述基本原理。3、查阅至少5篇参考文献。按武汉理工大学课程设计工作规范要求撰写设计报告书。全文用A4纸打印,图纸应符合绘图规范。指导教师签名: 年 月 日系主任(或责任教师)签名: 年 月 日目录摘要 3Abstract 4绪论 51仿真软件Proteus介绍 61.1Proteus概述 61.2Proteus功能特点 62方案论证 82.1方案一:采用中小规模集成电路模块实现 82.2

    3、方案二:采用单片机构建数字钟系统 82.3方案选择 83总体电路设计 93.1电路原理分析与设计 93.2系统原理图 94各模块电路分析 104.1时钟脉冲发生器 104.1.1方案一:RC振荡器 104.1.2方案二:555定时器 114.1.3方案三:石英晶体振荡器 134.1.4结论 134.2译码显示电路 144.3计数器电路 164.3.1 时计数电路 174.3.2 分计数电路 184.3.3秒计数电路 194.4 校时电路部分 194.4.1 方案一:快速脉冲法 194.4.1 方案二:按键单脉冲法 204.5 整点报时电路 214.6 闹钟电路 225总体电路设计与仿真 245

    4、.1总体电路图 245.2仿真结果分析 246 总结 25参考文献 26摘要钟表一直以来都是国人钟爱的商品之一。新中国成立以来,国家投入大量资金发展钟表工业,使这一产业得以快速发展,此后,中国的改革开放以及经济全球化发展给中国钟表业带来了繁荣。经过几十年的发展,钟表的数字化给人们生产生活带来了极大的方便,而且大大扩展了钟表原来的功能如:按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。数字钟是一种用数字电路技术实现时、分、秒计时的钟表。与机械钟相比

    5、具有更高的准确性和直观性,具有更长的使用寿命,已得到广泛的使用。数字钟的设计方法有许多种,例如可用中小规模集成电路组成电子钟,也可以利用专用的电子钟芯片配以显示电路及其所需要的外围电路组成电子钟,还可以利用单片机来实现电子钟等等。关键词:数字钟 时序电路 计数器 译码器AbstractWatches have always been a favorite of goods people. Since the founding of New China, the state invested heavily in the development of the watch industry, so

    6、 that the rapiddevelopment of the industry, after the reform and opening up and globalization of Chinas economic development to the Chinese watch industry brought prosperity. After decades of development, digital watches to people living and production has brought great convenience, but also greatly

    7、 expanded the original timepiece features such as: automatic bell schedule, automatically controlled time, regular broadcast, regular opening and closing the circuit, open the oven timer, power off the device and even a variety of timed electrical automatically enabled, all of which are based on dig

    8、ital clocks into base. Therefore, the study of digital clocks and expand its application, has a very real sense.Digital Clock is a digital circuit technology to realize, minutes, seconds chronograph watch. Compared with mechanical clock with higher accuracy and intuitive, with a longer life, has bee

    9、n widely used. Digital clock design There are many ways, such as small and medium scale integrated circuits available electronic clock, you can also use a dedicated chip with electronic clock display circuit and its peripheral circuits composed of electronic bell needed, you can also use the microco

    10、ntroller to achieve the electronic clock and so on.Keywords: digital clock timing circuit counter decoder绪论集成电路是信息产业和高新技术的核心,是推动国民经济和社会信息化的关键技术。集成电路的产业规模和技术水平已成为国家综合国力的一个重要标志.集成电路有体积小、功耗小、功能多等优点,因此在许多电子设备中被广泛使用。 电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门

    11、电路来设计一个数字式电子钟,使其完成时间的显示及闹钟等功能。 本次设计以数字电子为主,分别对一秒时钟信号源、秒计时显示、分计时显示、小时计时显示、整点报时、校时电路及闹钟电路进行设计,然后将它们组合,来完成时、分、秒的显示并且有整点报时和闹钟的功能。并通过本次设计加深对数字电子技术的理解进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法以及更熟练使用计数器、触发器和各种逻辑门电路的能力。电路主要使用集成计数器,例如74LS160、译码集成电路,74ls48,LED数码管,CD4060,及各种门电路和基本的触发器等,很适合在日常生活中使用。1仿真软件Proteus介绍1.1Proteus

    12、概述Proteus软件是英国Lab Center Electronics公司出版的EDA工具软件(该软件中国总代理为广州风标电子技术有限公司)。它不仅具有其它EDA工具软件的仿真功能,还能仿真单片机及外围器件。它是目前比较好的仿真单片机及外围器件的工具。虽然目前国内推广刚起步,但已受到单片机爱好者、从事单片机教学的教师、致力于单片机开发应用的科技工作者的青睐。Proteus是世界上著名的EDA工具(仿真软件),从原理图布图、代码调试到单片机与外围电路协同仿真,一键切换到PCB设计,真正实现了从概念到产品的完整设计。是目前世界上唯一将电路仿真软件、PCB设计软件和虚拟模型仿真软件三合一的设计平台

    13、,其处理器模型支持8051、HC11、PIC10/12/16/18/24/30/DsPIC33、AVR、ARM、8086和MSP430等,2010年又增加了Cortex和DSP系列处理器,并持续增加其他系列处理器模型。在编译方面,它也支持IAR、Keil和MATLAB等多种编译器。1.2Proteus功能特点在PROTEUS绘制好原理图后,调入已编译好的目标代码文件:*.HEX,可以在PROTEUS的原理图中看到模拟的实物运行状态和过程。PROTEUS 是单片机课堂教学的先进助手。PROTEUS不仅可将许多单片机实例功能形象化,也可将许多单片机实例运行过程形象化。前者可在相当程度上得到实物演示

    14、实验的效果,后者则是实物演示实验难以达到的效果。它的元器件、连接线路等却和传统的单片机实验硬件高度对应。这在相当程度上替代了传统的单片机实验教学的功能,例:元器件选择、电路连接、电路检测、电路修改、软件调试、运行结果等。课程设计、毕业设计是学生走向就业的重要实践环节。由于PROTEUS提供了实验室无法相比的大量的元器件库,提供了修改电路设计的灵活性、提供了实验室在数量、质量上难以相比的虚拟仪器、仪表,因而也提供了培养学生实践精神、创造精神的平台随着科技的发展,“计算机仿真技术”已成为许多设计部门重要的前期设计手段。它具有设计灵活,结果、过程的统一的特点。可使设计时间大为缩短、耗资大为减少,也可

    15、降低工程制造的风险。相信在单片机开发应用中PROTEUS也能茯得愈来愈广泛的应用。使用Proteus 软件进行单片机系统仿真设计,是虚拟仿真技术和计算机多媒体技术相结合的综合运用,有利于培养学生的电路设计能力及仿真软件的操作能力;在单片机课程设计和全国大学生电子设计竞赛中,我们使用 Proteus 开发环境对学生进行培训,在不需要硬件投入的条件下,学生普遍反映,对单片机的学习比单纯学习书本知识更容易接受,更容易提高。实践证明,在使用 Proteus 进行系统仿真开发成功之后再进行实际制作,能极大提高单片机系统设计效率。因此,Proteus 有较高的推广利用价值。目前Proteus的最新版为8.

    16、0,ARM cortex处理器被增加,在7.10中已经增加DSP系列(TMS320)。2方案论证2.1方案一:采用中小规模集成电路模块实现采用中小规模集成电路如译码器、计数器、定时器、脉冲发生器和必要的门电路等搭建数字钟,实现24进制的时计数,60进制的分计数和秒计数。同时用7段数码管显示出来。计时数据的更新每秒自动进行一次,不需程序人工干预。2.2方案二:采用单片机构建数字钟系统近年来随着计算机在社会领域的渗透和大规模集成电路的发展,单片机的应用越来越普及了,并且由于它具有功能强,体积小,功耗低,价格便宜,工作可靠,使用方便等特点,使单片机在电子和一些自动化行业中应用也越来越广泛了。 数字钟

    17、的组成模块主要由一个AT89C51单片机模块、用于放大信号来驱动数码管显示的SN74LS244N、用于显示时间的数码管显示模块、还有用于复位的按键部分,还有电源等部分组成。2.3方案选择比较以上两种方案,发现方案一较为灵活,可扩展性好,电路功能稳定。能完整实现题目的要求。同时制作起来比较方便。因此决定采用方案一完成此次任务。3总体电路设计3.1电路原理分析与设计该设计主要由以下几部分组成:震荡器、秒计数器、分计数器、时计数器、BCD-七段显示译码/驱动器、LED七段显示数码管、时间校准电路、整点报时电路还有闹钟电路。 数字钟数字显示部分,采用译码器与二极管串联电路,将译码器、七段数码管连接起来

    18、,组成十进制数码显示电路,即时钟显示。要完成显示需要6个数码管,七段的数码管需要译码器才能正常显示,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。计数器模块,60进制可由10进制和6进制的计数器串联而成,频率振荡器可以由晶体振荡器分频来提供,也可以由555定时来产生脉冲并分频为1Hz。计数器的输出分别经译码器送倒显示器显示。计时出现误差时,可以用校时电路校时、校分。 整点报时电路利用逻辑门,使当各译码器输出满足整点时,蜂鸣器导通。 闹钟电路通过比较器比较当前时间与设计的闹钟时间,相等时同样蜂鸣器导通。3.2系统原理图

    19、图3-14各模块电路分析4.1时钟脉冲发生器4.1.1方案一:RC振荡器数字电路中的时钟是由振荡器产生的,振荡器是数字钟的核心。振荡器的稳定度及频率的精度决定了数字钟计时的准确程度,一般来说,振荡器的频率越高,计时精度越高。它利用某种反馈方式产生时钟信号。对数字电路来说,振荡器的输出的幅度范围为0v5v的方波信号而不是锯齿波、三角波或其他形式。典型的振荡器是弛豫振荡器,它通过一个RC网络将反相器的输出反馈回来并存在一定的工作延迟时间。基本的电路如图4-1所示。 图4-1在上述电路中,RI-C网络由第一个反相器驱动,具有RC特性曲线的响应信号被反馈给反相器的输入。当电容上的电压达到施密特触发器输

    20、入反相器的门限电压的时候,反相器的状态发生改变,并输出一个新的电压值。这个输出电压经过一定的延迟时间再次通过RIC反馈回来,直到电容电压再次达到门限电压为止。4.1.2方案二:555定时器555定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极型(TTL)工艺制作的称为 555,用 互补金属氧化物(CMOS )工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V16V 工作,7555 可在 318V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。555定时器成本低,性

    21、能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图如右图所示。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。它提供两个基准电压VCC /3 和 2VCC /3555 定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比较器 C1 的反相输入端的电压为 2VCC /3,C2 的同相输入端的电压为VCC /3。若触发

    22、输入端 TR 的电压小于VCC /3,则比较器 C2 的输出为 0,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于 2VCC/3,同时 TR 端的电压大于VCC /3,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为低电平。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。2脚:低触发端TR。3脚:输出端Vo4脚:是直接清零端。当此端接低电平,则时基电路不工作,此时不论TR、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该

    23、端不用时,应将该端串入一只0.01F电容接地,以防引入干扰。6脚:高触发端TH。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。8脚:外接电源VCC,双极型时基电路VCC的范围是4.5 16V,CMOS型时基电路VCC的范围为3 18V。一般用5V。在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为的情况下,555定时器电路如图4-2示。 图4-2555定时器的功能表如下所示 表4-1清零端高触发端TH低触发端TRQ放电管T功能00导通直接清零101x保持上一状态保持上一状态1101截止置11001截止置11110导通清零 4.1.3方案三:石英晶体振荡器石英晶体振荡

    24、器,石英谐振器简称为晶振,它是利用具有压电效应的石英晶体片制成的。这种石英晶体薄片受到外加交变电场的作用时会产生机械振动,当交变电场的频率与石英晶体的固有频率相同时,振动便变得很强烈,这就是晶体谐振特性的反应。利用这种特性,就可以用石英谐振器取代LC(线圈和电容)谐振回路、滤波器等。由于石英谐振器具有体积小、重量轻、可靠性高、频率稳定度高等优点,被应用于家用电器和通信设备中。石英谐振器因具有极高的频率稳定性,故主要用在要求频率十分稳定的振荡电路中作谐振元件。因此可用石英晶体振荡器加上分频器电路组成时钟脉冲发生电路。石英晶体振荡器如下图所示。 图4-34.1.4结论经过比较,555定时器电路简单

    25、,性能稳定,且成本较低,易于实现。因此采用此方案产生时钟脉冲。4.2译码显示电路 数字钟的译码显示电路由译码器74LS48和共阴极LED七段显示数码管组成,为避免译码器输出的电压过高,在译码器的输出和数码管的输入之间串联一个100的电阻。译码驱动电路将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。74LS48是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码七段码译码器,其引脚图如下: 图4-474LS48的真值表如下所示: 表4-2 74LS48除了有实现7段显示译码器基本功能的输入(DCBA)和输出(YaYg)端外,7448还

    26、引入了灯测试输入端(LT)和动态灭零输入端(RBI),以及既有输入功能又有输出功能的消隐输入/动态灭零输出(BI/RBO)端。 由7448真值表可获知7448所具有的逻辑功能:(1)7段译码功能(LT=1,RBI=1) 在灯测试输入端(LT)和动态灭零输入端(RBI)都接无效电平时,输入DCBA经7448译码,输出高电平有效的7段字符显示器的驱动信号,显示相应字符。除DCBA = 0000外,RBI也可以接低电平,见表1中116行。(2)消隐功能(BI=0) 此时BI/RBO端作为输入端,该端输入低电平信号时,表1倒数第3行,无论LT 和RBI输入什么电平信号,不管输入DCBA为什么状态,输出

    27、全为“0”,7段显示器熄灭。该功能主要用于多显示器的动态显示。(3)灯测试功能(LT = 0) 此时BI/RBO端作为输出端, 端输入低电平信号时,表1最后一行,与 及DCBA输入无关,输出全为“1”,显示器7个字段都点亮。(4)动态灭零功能(LT=1,RBI=1) 此时BI/RBO端也作为输出端,LT 端输入高电平信号,RBI 端输入低电平信号,若此时DCBA = 0000,表1倒数第2行,输出全为“0”,显示器熄灭,不显示这个零。DCBA0,则对显示无影响。该功能主要用于多个7段显示器同时显示时熄灭高位的零。在显示电路部分采用七段发光数码管。它可直接显示出译码器输出的十进制数。七段发光二极

    28、管显示器的接法有共阳接法和共阴接法两种。共阳接法就是把发光二极管的阳极都连在一起接到高电平上,输入低电平有效。共阴接法则相反,它是把发光二极管的阴极都连在一起接地,输入高电平有效。 译码器与七段数码管的具体接法如下图所示 图4-54.3计数器电路计数器是一种计算输入脉冲的时序逻辑网络,被计数的输入信号就是时序网络的时钟脉冲,它不仅可以计数而且还可以用来完成其他特定的逻辑功能,如测量、定时控制、数字运算等等。数字钟的计数电路是用两个六十进制计数电路和24进制计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实

    29、现相应模的循环计数。以六十进制为例,当计数器从00,01,02,59计数时,反馈门不起作用,只有当第60个秒脉冲到来时,反馈信号随即将计数电路清零,实现模为60的循环计数。 计数电路采用异步二-五-十进制计数器74LS290,它由一个一位二进制计数器和一个异步五进制计数器组成。如果计数脉冲由端CP0输入,输出由端引出,即得二进制计数器;如果计数脉冲由CP1端输入,输出由引出,即是五进制计数器;如果将与CP1相连,计数脉冲由CP0输入,输出由引出,即得8421码十进制计数器。74LS290的真值表如下图所示: 表4-3 由表可以看出,当复位输入R0(1)=R0(2)=1,且置位输入S9(1)S9

    30、(2)=0时,74LS290的输出被直接置零;只要置位输入S9(1)S9(2)=1,则74LS290的输出将被直接置9,即=1001;只有同时满足R0(1)R0(2)=0和S9(1)S9(2)=0时,才能在计数脉冲(下降沿)作用下实现二-五-十进制加法计数。4.3.1 时计数电路 时计数电路为24进制,要求每计满24,就要重新开始计数。可用一个2进制电路和一个10进制电路连接而成。采用反馈清零法构建。电路图如下所示: 图4-6 电路工作原理:两个计数器的置九端都接地,放弃置九功能,低位片的CPA接到分计数器的进位端。CPB接到低位片的QA,构成十进制计数器。高位片的CPA接到低位片的QD上。两

    31、块芯片的R01都接到高位片的QB上。两块芯片的R02都接到低位片的QC上。当计数器计到00100100即24时,计数器清零。4.3.2 分计数电路 “分”计数器电路是60进制,它由一级10进制计数器和一级6进制计数器连接构成。如图5、6.所示由CD40192构成的60进制计数器。首先将两片74LS90设置成十进制加法计数器,将两片计数器并行进位则最大可实现100进制的计数器。现要设计一个60进制的计数器,可利用“反馈清零”的方法实现。当计数器输出“QDQCQBQA、QDQCQBQA=0110、0000”时,通过门电路形成一置数脉冲,使计数器归零。电路如下所示: 图4-7 将高位片的QBQ与QC信号引出,接到一个与门的输入端。当两个引脚同时为高电平时。与门输出“1”,可作为时计数器的进位段。4.3.3秒计数电路 秒计数电路与分计数电路相同,都为60进制计数电路。电路图如下所示: 图4-84.4 校时电路部分4.4.1 方案一:快速脉冲法当电路运行产生误差时,就要


    注意事项

    本文(多功能数字钟数电课设.docx)为本站会员主动上传,冰豆网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知冰豆网(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2022 冰点文档网站版权所有

    经营许可证编号:鄂ICP备2022015515号-1

    收起
    展开