同步时序电路Word下载.docx
- 文档编号:13900681
- 上传时间:2022-10-14
- 格式:DOCX
- 页数:24
- 大小:944.52KB
同步时序电路Word下载.docx
《同步时序电路Word下载.docx》由会员分享,可在线阅读,更多相关《同步时序电路Word下载.docx(24页珍藏版)》请在冰豆网上搜索。
0〜0
清©
1
?
并入
D$Qo〜Qi
移位
保持
=(E+Pe)(Pe+E)=EPe+E+EPe=E
歹为1时,保持。
CK—
E卫
Do、D3.Ds
su—suFFJtH—tHFF~pd一"
皿页°
E,丘:
由oo=>
”11”,丘可以不变,凡变化不影响,即由并入转到保持,E,丘应为IX,二级或非门的传输时间即可,最大f;
为二级或非门加一级与非门+FF的匚即可!
5・7、画出在图5—88电路中加上如图5—89所示输入波形时输出波形。
5.10、图5-92所示电路是为某接收机而设计的分频电路,初始状态为"
00"
问:
(1)当X1X2=“00”;
(2)当X1X2=“O1”;
(3)当X1X2=“11”时,各种状态为几分频?
画出波形图。
(1)当xiX2=“oo”;
初始状态为“00”M:
Qm+i=1丿i=02"
=1心=丿丸]=1
21/H1=Qin
(2)当X1X2=“01”;
初始状态为“00”时:
=QinK]=J£
l=121,.+1=02n<
2b,
A=a,fk2=O?
=i
(3)当X1X2=“11”;
初始状态为“00”时:
J1=Qm=yiXl=02/.
21h+1=QlnQln+QlnQln=Qin
—_52=O?
=a„
电路实现4分频。
fiz/f+l=QlnQln+QlnQln=Qin
5.11.同步4位二进制计数器的功能表及逻辑符号如图5-93(a)所示。
如果同步二进制计数器
按图5-93(b)所示电路连接,要求:
(1)列出该计数器的计数顺序。
(2)Qd端输出是几
分频、占空比是多少?
(2)Qd端输出是12分频,占空比是50%。
5.12.将图5—93(a)所示4位同步二进制计数器接成图5—94所示电路。
问:
(1)M=T时,
A端输出为几分频;
(2)M=“0”时,A端输出为几分频;
(3)占空比是多少?
⑴M=“l”时:
QAnQBnQCnQDn
5.13.由图5-93(a)所示4位同步二进制计数器接成图5—95所示电路,画出输出端Qd的波
形,说明Qd为几分频。
图5—95
5.14.图5-96(a)所示逻辑符号为4位并行通道移位寄存器及功能表。
分析图5—96(b)所构成的逻辑图:
(1)写出状态图;
(2)画出CK与Qd对应的波形图。
cK-nTUirmTmmnTLTLJTnTLru^L
盼J―一一—
5.16.分析由图5-96(a)所示移位寄存器组成的图5—98所示电路,分析电路的逻辑功能,
画出Qd的波形,分析电路能否自启动。
K闭合时清零,匕0磁0=0000
K扌丁开时:
S/L=Qa+Qc+QdJ=K=Qd
电路可以自启动。
5.17.分析由图5-96(a)所示移位寄存器组成如图5—99(a),(b)、(c)的逻辑电路,说
明各输出Qd是几分频?
(c
<
e)
图5-99
Qd是16分频。
5.18.分析图5-100所示同步时序电路的功能。
画出各输出端的时序图。
电路由1片4位二进制
计数器、1片(3-8)变量译码器和1片8位锁存器组成。
图5—100
H-ttS"
8赫码器〒
电路实现逻辑功能:
顺序脉冲发生器。
5.19、己知时序电路的状态表如表5—13所示,作出它的状态图。
Z
y.
x=o
X=1
A
c
B
D
«
5-13
5.20、设有表5-14所示的3种完全指定状态表;
试求最小化状态表。
>
D/0
B/0
C/1
A/0
C
B/l
E/0
A/C・
表5—14
(a)
关联比较后的隐含表
AO
B.O
Bl
简化状态表
8/0
7/1
2
3/0
5/0
3
2/0
1/0
4
5/1
5
4/1
6
7
1/1
8
4/0
6/1
(b)
1、5
—
►1
15
2、3
►2
4、7
亠4
47
S
123456
关联比较后的隐禽表
01
11
10
C/0
D/1
B/0'
A/l
(c)
DI
A-l
5.21.按照规定的状态分配,分别写出采用D触发器、J-K触发器来实现状态表5—15所示的时序逻辑电路。
asis
(Y“i/Z)
四种状态应使用2个触发器。
设:
Q1=Y1,Qo=Yo
1)用D触发器设计;
0=a,r+i
=+q.q.x+g1eox+eq°
x
乜㊉Q㊉X
0111io
㊉
DlQi>
CP_
Qik
D°
=QonU=Qo
i
z=QiQo
CE
Rl>
DoQo>
CP
Qo土
2)用J—K触发器设计:
2i/r+i=QiQq^+QQX+QiQoX+00oX
=(0㊉x)q+0㊉xa
J^K严Q。
金X
2o/r+l=Qo厶=心=1Z=00o
5.26.用负边沿J—K触发器及2输入4输出变量译码器,设计一个4相时钟分配器。
用J—K触发器设计一个4进制计数器,Q】Qo为变量译码器的输入。
2〃Qon
21n+l
Oo/i+l
00
01
10
11
=QonQ1h+QonQl/i
c_RU
J\=K\=QOlt人=心=1
5.27.用J—K触发器设计一个可控计数器,当控制端C=1时,实现000->
100->
110->
111->
011->
000:
当C=0时,实现000->
010->
011->
000计数。
要求写出:
(1)状态图:
(2)状态表;
(3)状态方程;
(4)检查能否自启动,画出状态图;
(5)画出逻辑图。
®
)QmQ^n
101
K?
=Qon+
Qi"
Q"
0o”x
02卄10叶100卄1
J2K2JlKlJQKQ
0000
100
1XoXoX
0001
1x0x0x
1000
110
x01x0x
1001
1100
010
x1x00x
1101
111
x0x01x
0100
011
0xx01x
1111
x1x0x0
0110
000
0xx1x1
0111
A=纭©
=正忽gJ。
=+QgXK°
=Q2n
5.28.用J-K触发器设计“1011”序列检测器。
(1)状态图;
(3)三种独立的状态分配方案:
(4)分别写出三种分配方案的状态方程;
(5)画出最佳设计的逻辑图。
设so:
初始及检测成功状态;
si:
输入一个r”状态:
S2:
输入ro”状态:
S3:
输入“101”状态;
X:
输入;
z:
输出。
(1)状态图
(2)状态表
(4)状态方程方案一:
2m2onX
ObiC?
O/r+l
z
J\K』oK°
0XoX
001
0X1x
1XXo
Oxx0
X1x1
X0X1
x01x
101
X10X
・・・-r
Xi
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 同步 时序电路