数字计时电路设计.docx
- 文档编号:1946334
- 上传时间:2022-10-25
- 格式:DOCX
- 页数:11
- 大小:156.31KB
数字计时电路设计.docx
《数字计时电路设计.docx》由会员分享,可在线阅读,更多相关《数字计时电路设计.docx(11页珍藏版)》请在冰豆网上搜索。
数字计时电路设计
数字计时电路设计
摘要:
数字计时电路的应用非常广泛,相比于传统的计时电路,它不仅走时准确,显示直观,而且不需要机械传动和频繁的调整。
鉴于它的广泛应用和诸多优点,本人采用了74LS系列中小规模集成芯片和RS触发器的校时电路设计了一个数字计时电路,它以12小时为周期,可以显示小时,分钟和秒,并具有小时,分钟校对功能。
本数字计时电路系统的整体设计是由振荡器,分频器,计数器,显示器和校时电路组成的,通过本论文设计,希望使其方法更系统,电路更简单。
关键词:
数字计时电路;计数器;逻辑设计
引言
从上个世纪末到现在,电子产品已经悄无声息地渗透到社会的各行各业。
随着社会的快速发展,我们的生活节奏越来越快,电子产品的性能也越来越好、更新速度也越来越快,对社会生产力的提高、现代化和信息化社会的建立提供了持续的动力。
一寸光阴一寸金,时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间。
如果遇到重要事情,一时的耽误甚至会酿成大祸。
而数字计时器的出现则减少了这些灾难的出现,并给人们生产生活带来了极大的方便。
当今社会,数字计时器的应用越来越广泛,从定时自动报警到时间程序的自动控制,再从定时启闭电路到定时电气的自动启用,甚至于各种通断动力设备的自动工作,所有这些,都是在计时电路数字化的基础上实现的。
由此可见,掌握数字计时电路并对其作深入研究,不断地从各个方面扩大其应用,有着非常实际的意义,而这些都需要从最简单的数字计时电路做起。
另外,当代的大学生在日常的学习中,早已不再局限于对书本上知识的死记硬背,而是在传统教学模式的基础上再配以实践训练,培养自己的动手能力,学会自己解决问题的本领,以此来加强我们的实际操作能力。
通过自己的努力,完成论文设计,把所学的知识系统地回顾一遍并享受其带给我们的乐趣。
而且在设计过程中不断地发现并解决问题,对自己的逻辑思维能力提高也有很大帮助,对以后的应聘和就业也会有莫大的好处。
1设计容、方案及要求
1.1设计容
我们利用校时电路、显示器、分频器、振荡器以及计数器组成数字计时电路系统。
另外,本数字计时电路系统中的校时电路系统还使用了74LS系列中的小规模集成芯片和RS触发器。
1.2设计方案
如图
(1)的逻辑框图所示,数字计时电路由六部分组成,分别为显示器、译码器、计数器、校时电路、振荡器、分频器。
数字计时电路的时间基准经过分频器输出标准的秒脉冲,时间基准就是振荡器产生的稳定的高频脉冲信号。
当秒计数器的数字达到60后则向分计数器进一位,同样的,当分计数器的数字达到60后则向小时计数器进一位,而小时计数器则按照“12翻1”规律计数,也就是说当小时计数器的数字达到12后则变为1重新循环计数。
小时、分、秒计数器的输出信号分别经过各自的译码器进行译码后,再分别送往各自的显示器显示。
有些时候,计时器的计时会出现一些误差,这时候,则可以利用此系统中的校时电路分别对时、分进行校对。
图
(1)数字计时电路逻辑框图
1.3设计要求
利用中小规模集成电路设计一个具有“时”、“分”、“秒”显示,而且还具备“小时”、“分”校对功能的数字计时电路,并画出框图和逻辑电路图。
2主体电路各单元的工作原理与设计
2.1振荡器
2.1.1振荡器的工作原理
众所周知,振荡器的振荡频率准确,而且电路结构简单,频率也非常容易调整。
正因为这些优点,它被广泛应用于彩电、计算机、遥控器等各类振荡电路中。
我们由晶体的压电效应可知,如果在晶体某一方向加上一个电场,那么晶体就会随之产生机械变形;反之,有了机械振动,又可以在其相应的垂直面上产生电场。
利用晶体的这种效应,我们可以在晶体某一方向加一电场,从而可以在与此垂直的方向上等到机械振动,有了机械振动,又可以在其相应的垂直面上产生电场,使机械振动和电场互为因果循环。
当这个过程一直持续到晶体的机械强度限制时,就会达到最后的稳定,而此时压电谐振的频率就是振荡器的固有频率。
2.1.2振荡器的设计
图
(2)所示为电子手表集成电路中的晶体振荡器电路,通常情况下我们取晶振的频率为32768Hz,因为在其部有15级2分频集成电路,所以在输出端正好可以得到1Hz的标准脉冲。
数字计时电路的核心其实就是振荡器,数字计时电路的准确程度便由振荡器的稳定度以及频率的精确度决定,通常情况下,如果一个振荡器的频率越高,则它的计时精度就越高。
因此在某些对精度要求较高的系统中,我们都选用由石英晶体构成的频率较高的振荡器,以保证计时的精确度。
但是,在本论文设计中,由于此数字计时电路系统对精度要求并不高,因此我们采用由集成电路定时器555与RC组成的多谐振荡器。
我们设在这个系统里所选用555构成的多谐振荡器的振荡频率为=1kHz。
此数字计时电路系统的具体电路图如图(3)所示:
图
(2)晶体振荡器图(3)555振荡器
2.2分频器
2.2.1分频器的工作原理
由于振荡器产生的频率较高,因此我们需要用分频电路来要得到秒脉冲。
例如,振荡器输出4MHz信号,那么通过D触发器(74LS74)进行4分频就会变成1MHz,然后送到10分频计数器(74LS90,该计数器用8421码制),经过6次10分频而获得1Hz方波信号作为秒脉冲信号。
2.2.2分频器的设计
分频器的设计要产生标准秒脉冲信号,所以为实现上述功能,在本数字计时电路系统中设计选用3片中规模集成电路计数器74LS90。
因每片为1/10分频,3片级联即可获得所需要的频率信号,也就是说第1片的端输出频率为500Hz,第2片的端输出为10Hz,第3片的端输出为1Hz。
2.3计数器
本设计用到的计数器有60进制计数器和12进制计数器。
2.3.160进制计数器工作原理
74LS90计数器是可二/五分频十进制异步计数器,利用反馈归零方法便可以实现十进制计数。
而74LS92是十二分频计数器,有复位输入。
在设计“秒”计数器电路与“分”计数器电路时,由于它们都是60进制,那么我们用一级10进制计数器和一级6进制计数器连接便可构成,其记数规律为:
00—01—02—…—58—59—00…也就是说,在本数字计时电路系统中我们选择74LS92作为十位计数器,而选择74LS90作为个位计数器,如图(4)将它们连接组成计数器,其模数M=60。
图(4)“60”进制计数器的电路
2.3.212进制计数器工作原理
“12翻1”计数器是按照“01—02—03—…—11—12—01—02…”规律计数的。
计数器的状态转换表如表
(1)所示。
表
(1)“12翻1”小时计数时序
CP
十位
个位
0
0
0
0
0
0
1
0
0
0
0
1
2
0
0
0
1
0
3
0
0
0
1
1
4
0
0
1
0
0
5
0
0
1
0
1
6
0
0
1
1
0
7
0
0
1
1
1
8
0
1
0
0
0
9
0
1
0
0
1
0
1
0
1
0
10
1
0
0
0
0
11
1
0
0
0
1
12
1
0
0
1
0
13
0
0
0
0
1
由表2.1可知,计数器的状态要发生两次跳跃:
第一次跳跃是当计数器的计数达到9时,也就是个位计数器的状态为后,在下一计数脉冲作用下计数器进入暂态1010,利用暂态的两个1也就是使个位异步置0,同时向十位计数器进一位使=1;第二次跳跃是当计数器的计数达到12时,也就是在第13个计数脉冲作用下个位计数器的状态应为,这时十位计数器的=0。
第二次跳跃的十位清“0”和个位置“1”信号可由暂态为“1”的输出端来产生。
由以上的分析我们可以得到74LS74的控制方程式,如下所示:
置数端
(1)
加/减控制端
(2)
D触发器74LS74的清“0”端(3)
其中,式
(1)的作用是完成个位计数器的第一次置“0”;式
(2)的作用是在计数器的计数达到到12时改变74LS191的加/减控制模式,使其由原来的加法计数转变为减法计数,当第13个脉冲来到时,个位计数器减1;式(3)使十位计数器清“0”,使计数器的状态变为=0,。
由以上的设计我们可以得到“12翻1”小时计数器的逻辑图,如图(5)所示。
图(5)“12翻1”小时计数器的电路
2.4译码与显示电路
2.4.1显示器的工作原理
数码管即为数码显示器,它是我们对数码显示器的俗称。
半导体数码管是我们常用的一种数码显示器,除此之外,我们常用的还有荧光数码管和液晶显示器等。
本数字计时电路系统中所选用的数码管就是半导体数码管,而数字的显示则是用是用发光二极管,也就是我们平常所说的LED组成的字形来完成的。
利用七个条形发光二极管排列成七段组合字形,便构成了半导体数码管。
我们所熟知的半导体数码管主要有两种类型,分别为共阳极和共阴极。
其中,共阳极数码管的七个发光二极管的阳极接在一起,而七个阴极则是相互独立的。
与共阳极数码管阴阳极的连接相反,共阴极数码管则是把七个发光二极管的阴极接在一起,而阳极是相互独立的。
当共阳极数码管的某一阴极接低电平时,与它相对应的二极管就会发光。
由此可知,我们可以根据字形的需要使其中的一段或者几段二极管发光。
因此,共阳极数码管需要输出低电平有效的译码器去驱动,而共阴极数码管则需输出高电平有效的译码器去驱动。
2.4.2译码器的工作原理
译码器其实就是实现译码的逻辑电路,译码的过程其实就是把给定的代码进行翻译的过程。
因为译码器的输出代码与输入代码有着唯一的对应关系,所以在这个过程中,译码器可以将编码时所赋予的代码的含义再给“翻译”过来。
74LS48在本数字计时电路系统中与数码管相互配合使用,它是输出低电平有效的七段字形译码器。
2.4.3译码与显示电路的设计
译码的过程其实就是把给定的代码进行翻译的过程,因为译码器的输出代码与输入代码有着唯一的对应关系,所以在这个过程中,译码器可以将编码时所赋予的代码的含义再给“翻译”过来。
具体的说,在本数字计时电路系统中,我们将显示器与译码器相互配套使用,其实也就是将时计数器、分计数器、秒计数器输出的四位二进制数代码翻译为相应的十进制数,然后再分别通过各自显示器去显示出来。
在这里,我们所选用的七段译码驱动器和数码管(即我们平常所说的LED)是共阳极接法,它需要输出低电平有效的译码器驱动。
如图(6)所示即为译码显示电路。
图(6)显示电路
2.5校时电路
2.5.1校时电路的工作原理
我们所设计的数字计时电路系统应该分别具有分校正功能和时校正功能,因此,在设计的时候,我们需要采用正常计时信号与校正信号可以随时切换的电路接入到本数字计时电路系统中,也就是说采用COMS与或非门去实现小时校时电路和分校时电路。
具体的来说就是把In1端与低位的进位信号相连,而把In2端与校正信号相连,输出端则分别与分个位的计时输入端和时个位的计时输入端相连。
分频器所产生的信号便可直接作为校正信号,其信号的频率不可太高也不可太低,应为1Hz或2Hz。
图(7)校时电路
如图(7)当我们把本数字计时电路系统中校时电路的开关S1、S2向下打时,我们在校正信号和0相与得到的输出为0,而开关S1、S2的另一端却因为接通了高电平,使得正常输入信号可以非常顺利地通过与或门,这个时候,本数字计时电路系统中的校时电路便处于正常的计时状态;反之,当我们把校时电路的开关S1、S2向上打时,情况则恰恰与上面所说的相反,这个时侯,本数字计时电路系统的校时电路便不能正常的计时,处于校时的状态。
2.5.2校时电路的设计
因为刚接通电源或者其它各种原因会使得使得本数字计时电路系统的计时出现或大或小的误差,这时候,则需要利用此系统中的校时电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 计时 电路设计