华为硬件工程师招聘考试面试真题汇总Word格式文档下载.docx
- 文档编号:19624704
- 上传时间:2023-01-08
- 格式:DOCX
- 页数:12
- 大小:28.05KB
华为硬件工程师招聘考试面试真题汇总Word格式文档下载.docx
《华为硬件工程师招聘考试面试真题汇总Word格式文档下载.docx》由会员分享,可在线阅读,更多相关《华为硬件工程师招聘考试面试真题汇总Word格式文档下载.docx(12页珍藏版)》请在冰豆网上搜索。
main()
int*n,m[2];
n=m;
m[0]=1;
m[1]=8;
testf(n);
printf("
Datavalueis%d"
*n);
------------------------------
B)
voidtestf(int**p)
{int*n,m[2];
testf(&
n);
printf(Datavalueis%d"
下面的结果是程序A还是程序B的?
Datavalueis8
那么另一段程序的结果是什么?
16、那种排序方法最快?
〔华为面试题〕
17、写出两个排序算法,问哪个好?
〔威盛〕
18、编一个简单的求n!
的程序。
〔Infineon笔试试题〕
19、用一种编程语言写n!
的算法。
〔威盛VIA2003.11.06上海笔试试题〕
20、用C语言写一个递归算法求N!
;
〔华为面试题〕
21、给一个C的函数,关于字符串和数组,找出错误;
22、防火墙是怎么实现的?
23、你对哪方面编程熟悉?
24、冒泡排序的原理。
25、操作系统的功能。
26、学过的计算机语言及开发的系统。
27、一个农夫发现围成正方形的围栏比长方形的节省4个木桩但是面积一样.羊的数目和正方形围栏的桩子的个数一样但是小于36,问有多少羊?
28、C语言实现统计某个cell在某.v文件调用的次数(这个题目真bt)〔威盛VIA2003.11.06上海笔试试题〕
29、用C语言写一段控制手机中马达振子的驱动程序。
(威胜)
30、用perl或TCL/Tk实现一段字符串识别和比拟的程序。
31、给出一个堆栈的构造,求中断后显示结果,主要是考堆栈压入返回地址存放在低端地址还是高端。
32、一些DOS命令,如显示文件,拷贝,删除。
33、设计一个类,使得该类任何形式的派生类无论怎么定义和实现,都无法产生任何对象实例。
〔IBM〕
34、Whatispre-emption?
(Intel)
35、Whatisthestateofaprocessifaresourceisnotavailable?
36、三个floata,b,c;
问值〔a+b〕+c==(b+a)+c,(a+b)+c==(a+c)+b。
(Intel)
37、把一个链表反向填空。
(lucent)
38、x^4+a*x^3+x^2+c*x+d最少需要做几次乘法?
(Dephi)
主观题
1、你认为你从事研发工作有哪些特点?
2、说出你的最大弱点及改良方法。
3、说出你的理想。
说出你想到达的目的。
题目是英文出的,要用英文答复。
4、我们将研发人员分为假设干研究方向,对协议和算法理解〔主要应用在网络通信、图象语音压缩方面〕、电子系统方案的研究、用MCU、DSP编程实现电路功能、用ASIC设计技术设计电路〔包括MCU、DSP本身〕、电路功能模块设计〔包括模拟电路和数字电路〕、集成电路后端设计〔主要是指综合及自动布局布线技术〕、集成电路设计与工艺接口的研究。
你希望从事哪方面的研究?
〔可以选择多个方向。
另外,已经从事过相关研发的人员可以详细描绘你的研发经历〕。
5、请谈谈对一个系统设计的总体思路。
针对这个思路,你觉得应该具备哪些方面的知识?
6、设想你将设计完成一个电子电路方案。
请简述用EDA软件〔如PROTEL〕进展设计〔包括原理图和PCB图〕到调试出样机的整个过程。
在各环节应注意哪些问题?
电源的稳定,电容的选取,以及布局的大小。
〔汉王笔试〕
共同的注意点
1.一般情况下,面试官主要根据你的简历提问,所以一定要对自己负责,把简历上的东西搞明白;
2.个别招聘针对性特别强,就招目前他们确的方向的人,这种情况下,就要投其所好,尽量介绍其所关心的东西。
3.其实技术面试并不难,但是由于很多东西都忘掉了,才觉得有些难。
所以最好在面试前把该看的书看看。
4.虽然说技术面试是实力的比赛与表达,但是不可否认,由于不用面试官/公司所专领域及爱好不同,也有面试也有很大的偶尔性,需要冷静对待。
不能因为被拒,就否认自己或责骂公司。
5.面试时要takeiteasy,对越是自己钟情的公司越要这样。
IC设计根底〔流程、工艺、幅员、器件〕
1、我们公司的产品是集成电路,请描绘一下你对集成电路的认识,列举一些与集成电路相关的内容〔如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念〕。
〔仕兰微面试题目〕
2、FPGA和ASIC的概念,他们的区别。
〔未知〕答案:
FPGA是可编程ASIC。
ASIC:
专用集成电路,它是面向专门用处的电路,专门为一个用户设计和制造的。
根据一个用户的特定要求,能以低研制本钱,短、交货周期供货的全定制,半定制集成电路。
与门阵列等其它ASIC(ApplicationSpecificIC)相比,它们又具有设计开发周期短、设计制造本钱低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点
3、什么叫做OTP片、掩膜片,两者的区别何在?
4、你知道的集成电路设计的表达方式有哪几种?
5、描绘你对集成电路设计流程的认识。
6、简述FPGA等可编程逻辑器件设计流程。
7、IC设计前端到后端的流程和eda工具。
〔未知〕
8、从RTLsynthesis到tapeout之间的设计flow,并列出其中各步使用的tool.〔未知〕
9、Asic的designflow。
〔威盛VIA2003.11.06上海笔试试题〕
10、写出asic前期设计的流程和相应的工具。
〔威盛〕
11、集成电路前段设计流程,写出相关的工具。
〔扬智电子笔试〕先介绍下IC开发流程:
1.〕代码输入〔designinput)用vhdl或者是verilog语言来完成器件的功能描绘,生成hdl代码语言输入工具:
SUMMITVISUALHDLMENTORRENIOR图形输入:
composer(cadence);
viewlogic(viewdraw)
2.〕电路仿真〔circuitsimulation)将vhd代码进展先前逻辑仿真,验证功能描绘是否正确数字电路仿真工具:
Verolog:
CADENCEVerolig-XLSYNOPSYSVCSMENTORModle-simVHDL:
CADENCENC-vhdlSYNOPSYSVSSMENTORModle-sim模拟电路仿真工具:
***ANTIHSpicepspice,spectremicromicrowave:
eesoft:
hp
3.〕逻辑综合〔synthesistools)逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;
将初级仿真中所没有考虑的门沿〔gatesdelay〕反标到生成的门级网表中,返回电路仿真阶段进展再仿真。
最终仿真结果生成的网表称为物理网表。
12、请简述一下设计后端的整个流程?
13、是否接触过自动布局布线?
请说出一两种工具软件。
自动布局布线需要哪些根本元素?
14、描绘你对集成电路工艺的认识。
15、列举几种集成电路典型工艺。
工艺上常提到0.25,0.18指的是什么?
〔仕兰微面试题目〕
16、请描绘一下国内的工艺现状。
17、半导体工艺中,掺杂有哪几种方式?
18、描绘CMOS电路中闩锁效应产生的过程及最后的结果?
19、解释latch-up现象和Antennaeffect和其预防措施.〔未知〕
20、什么叫Latchup?
〔科广试题〕
21、什么叫窄沟效应?
〔科广试题〕
22、什么是NMOS、PMOS、CMOS?
什么是增强型、耗尽型?
什么是PNP、NPN?
他们有什么差别?
23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么要求?
〔仕兰微面试题目〕
24、画出CMOS晶体管的CROSS-OVER图〔应该是纵剖面图〕,给出所有可能的传输特性和转移特性。
〔Infineon笔试试题〕
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。
26、Pleaseexplainhowwedescribetheresistanceinsemiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess.〔威盛笔试题circuitdesign-beijing-03.11.09〕
27、说明mos一半工作在什么区。
〔凹凸的题目和面试〕
28、画p-bulk的nmos截面图。
29、写schematicnote〔?
〕,越多越好。
30、寄生效应在ic设计中怎样加以克制和利用。
31、太底层的MOS管物理特***觉一般不大会作为笔试面试题,因为全是微电子物理,公式推导太罗索,除非面试出题的是个老学究。
IC设计的话需要熟悉的软件:
Cadence,Synopsys,Avant,UNIX当然也要大概会操作。
32、unix命令cp-r,rm,uname。
〔扬智电子笔试〕
___________________________________________________________________________
单片机、MCU、计算机原理
1、简单描绘一个单片机系统的主要组成模块,并说明各模块之间的数据流流向和控制流流向。
简述单片机应用系统的设计原那么。
2、画出8031与2716〔2K*8ROM〕的连线图,要求采用三-八译码器,8031的P2.5,P2.4和P2.3参加译码,根本地址范围为3000H-3FFFH。
该2716有没有重叠地址?
根据是什么?
假设有,那么写出每片2716的重叠地址范围。
3、用8051设计一个带一个8*16键盘加驱动八个数码管〔共阳〕的原理图。
〔仕兰微面试题目〕
4、PCI总线的含义是什么?
PCI总线的主要特点是什么?
〔仕兰微面试题目〕
5、中断的概念?
简述中断的过程。
6、如单片机中断几个/类型,编中断程序注意什么问题;
7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序由8051完成。
简单原理如下:
由P3.4输出脉冲的占空比来控制转速,占空比越大,转速越快;
而占空比由K7-K0八个开关来设置,直接与P1口相连〔开关拨到下方时为"
0"
,拨到上方时为"
1"
,组成一个八位二进制数N〕,要求占空比为N/256。
下面程序用计数法来实现这一功能,请将空余局部添完好。
MOVP1,#0FFH
LOOP1:
MOVR4,#0FFH --------
MOVR3,#00H
LOOP2:
MOVA,P1 --------
SUBBA,R3
JNZSKP1 --------
SKP1:
MOVC,70H
MOVP3.4,C
ACALLDELAY:
此延时子程序略 --------
AJMPLOOP1
8、单片机上电后没有运转,首先要检查什么?
〔东信笔试题〕
9、WhatisPCChipset?
〔扬智电子笔试〕
芯片组〔Chipset〕是主板的核心组成局部,按照在主板上的排列位置的不同,通常分为北桥芯片和南桥芯片。
北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持。
南桥芯片那么提供对KBC〔键盘控制器〕、RTC〔实时时钟控制器〕、USB〔通用串行总线〕、UltraDMA/33(66)EIDE数据传输方式和ACPI〔高级能源管理〕等的支持。
其中北桥芯片起着主导性的作用,也称为主桥〔HostBridge〕。
除了最通用的南北桥构造外,目前芯片组正向更高级的加速集线架构开展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,可以提供比PCI总线宽一倍的带宽,到达了266MB/s。
10、假如简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之类的问题。
〔未知〕
11、计算机的根本组成局部及其各自的作用。
12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图〔数据接口、控制接口、所存器/缓冲器〕。
〔汉王笔试〕
13、cache的主要局部什么的。
14、同步异步传输的差异〔未知〕
15、串行通信与同步通信异同,特点,比拟。
〔华为面试题〕
16、RS232c高电平脉冲对应的TTL逻辑是?
(负逻辑?
)〔华为面试题〕
信号与系统
1、的话音频率一般为300~3400HZ,假设对其采样且使信号不失真,其最小的采样频率应为多大?
假设采用8KHZ的采样频率,并采用8bit的PCM编码,那么存储一秒钟的信号数据量有多大?
2、什么耐奎斯特定律,怎么由模拟信号转为数字信号。
3、假如模拟信号的带宽为5khz,要用8K的采样率,怎么办?
(lucent)两路?
4、信号与系统:
在时域与频域关系。
5、给出时域信号,求其直流分量。
6、给出一时域信号,要求〔1〕写出频率分量,〔2〕写出其傅立叶变换级数;
〔3〕当波形经过低通滤波器滤掉高次谐波而只保存一次谐波时,画出滤波后的输出波形。
7、sketch连续正弦信号和连续矩形波(都有图)的傅立叶变换。
8、拉氏变换和傅立叶变换的表达式及联络。
〔新太硬件面题〕
模拟电路
1、基尔霍夫定理的内容是什么?
〔仕兰微电子〕
2、平板电容公式(C=εS/4πkd)。
3、最根本的如三极管曲线特性。
4、描绘反应电路的概念,列举他们的应用。
5、负反应种类〔电压并联反应,电流串联反应,电压串联反应和电流并联反应〕;
负反馈的优点〔降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用〕〔未知〕
6、放大电路的频率补偿的目的是什么,有哪些方法?
7、频率响应,如:
怎么才算是稳定的,如何改变频响曲线的几个方法。
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。
〔凹凸〕
9、根本放大电路种类〔电压放大器,电流放大器,互导放大器和互阻放大器〕,优缺点,特别是广泛采用差分构造的原因。
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
11、画差放的两个输入管。
12、画出由运放构成加法、减法、微分、积分运算的电路原理图。
并画出一个晶体管级的运放电路。
13、用运算放大器组成一个10倍的放大器。
14、给出一个简单电路,让你分析输出电压的特性〔就是个积分电路〕,并求输出端某点的rise/fall时间。
(Infineon笔试试题)
15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。
当RC<
<
period-setup–hold
16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。
组合逻辑电路最大延迟为T2max,最小为T2min。
问,触发器D2的建立时间T3和保持时间应满足什么条件。
〔华为〕
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->
q,还有clock的delay,写出决定最大时钟的因素,同时给出表达式。
18、说说静态、动态时序模拟的优缺点。
19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。
20、给出一个门级的图,又给了各个门的传输延时,问关键途径是什么,还问给出输入,使得输出依赖于关键途径。
21、逻辑方面数字电路的卡诺图化简,时序〔同步异步差异〕,触发器有几种〔区别,优点〕,全加器等等。
22、卡诺图写出逻辑表达使。
23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。
24、pleaseshowtheCMOSinverterschmatic,layoutanditscrosssectionwithP-wellprocess.Plotitstransfercurve(Vout-Vin)AndalsoexplaintheoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?
〔威盛笔试题circuitdesign-beijing-03.11.09〕
25、TodesignaCMOSinvertorwithbalanceriseandfalltime,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?
27、用mos管搭出一个二输入与非门。
28、pleasedrawthetransistorlevelschematicofacmos2inputANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge.(lessdelaytime)。
〔威盛笔试题circuitdesign-beijing-03.11.09〕
29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。
〔Infineon笔试〕
30、画出CMOS的图,画出tow-to-onemuxgate。
31、用一个二选一mux和一个inv实现异或。
〔飞利浦-大唐笔试〕
32、画出Y=A*B+C的cmos电路图。
33、用逻辑们和cmos电路实现ab+cd。
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。
35、利用4选1实现F(x,y,z)=xz+yz’。
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现〔实际上就是化简〕。
37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。
〔Infineon笔试〕
38、为了实现逻辑〔AXORB〕OR〔CANDD〕,请选用以下逻辑中的一种,并说明为什么?
1〕INV2〕AND3〕OR4〕NAND5〕NOR6〕XOR答案:
NAND〔未知〕
39、用与非门等设计全加法器。
〔华为〕
40、给出两个门电路让你分析异同。
41、用简单电路实现,当A为输入时,输出B波形为…〔仕兰微电子〕
42、A,B,C,D,E进展投票,多数服从少数,输出是F〔也就是假如A,B,C,D,E中1的个数比0多,那么F输出为1,否那么F为0〕,用与非门实现,输入数目没有限制。
43、用波形表示D触发器的功能。
44、用传输门和倒向器搭一个边沿触发器。
45、用逻辑们画出D触发器。
46、画出DFF的构造图,用verilog实现之。
47、画出一种CMOS的D锁存器的电路图和幅员。
48、D触发器和D锁存器的区别。
〔新太硬件面试〕
49、简述latch和filp-flop的异同。
50、LATCH和DFF的概念和区别。
5
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 华为 硬件 工程师 招聘 考试 面试 汇总