数字电路实验10713统一版.docx
- 文档编号:4699884
- 上传时间:2022-12-07
- 格式:DOCX
- 页数:32
- 大小:211.77KB
数字电路实验10713统一版.docx
《数字电路实验10713统一版.docx》由会员分享,可在线阅读,更多相关《数字电路实验10713统一版.docx(32页珍藏版)》请在冰豆网上搜索。
数字电路实验10713统一版
《数字电路》
实验指导书
福州大学物信学院
电子信息工程系
目录
第一章数字电路实验的基本知识…………………………………1
1.1数字集成电路………………………………………………1
1.2数字实验…………………………………………………...2
第二章数字电路实验……………………………………………….7
实验一常用电子仪器的使用……………………………....…7
实验二门电路的逻辑功能测试及功能转换………………..9
实验三SSI组合逻辑电路的设计……………………….…13
实验四MSI组合逻辑电路的设计……………………….…16
实验五时序逻辑电路的设计……………………………....19
实验六555集成定时器及其应用……………..…………...21
第三章数字电路课程设计……………………………................23
课程设计1:
交通灯逻辑控制电路设计……………………...23
课程设计2:
十翻二运算电路设计…………………………...29
课程设计3:
数字电子钟逻辑电路设计……………………...34
附录部分集成电路引脚图…………………………...………….....37
第一章数字电路实验的基本知识
1.1数字集成电路
数字电路分集成电路(IC-IntegratedCircuit)和分立元件两种。
分立元件是将晶体管、电阻等元器件用导线在线路板上连接起来的电路;而集成电路则是将上述元器件和导线通过半导体制造工艺做在一块硅片上而成为一个不可分割的整体电路。
数字集成电路就是完成数字逻辑功能的集成电路。
集成电路按集成度可分为小规模集成电路(SSI)、中规模集成电路(MSI)、大规模集成电路(LSI)和超大规模集成电路(VLSI)。
实验中经常用的是中、小规模集成电路,小规模集成电路主要是一些门电路,中规模集成电路主要是数据选择器、计数器等数字电路。
中、小规模数字电路常见的是TTL电路和CMOS电路。
实验中主要采用TTL的74系列电路作为实验用器件。
数字IC器件有多种封装方式,为了教学方便,在实验中所用的74系列器件封装选用双列直插器件。
下图1.1.1是双列直插封装的正面示意图。
图1.1.1双列直插式封装图
双列直插封装有以下特点:
1.从左面看,器件一端有一个半圆的缺口,这是正方向的标志。
缺口下边的引脚号为1,引脚号按逆时针方向增加,图中的数字表示引脚号。
双列直插封装IC引脚个数有14、16、20、24和28等。
2.双列直插封装器件有两列引脚。
引脚之间的间距为2.54mm,两列引脚之间距离有宽(15.24mm)、窄(7.62mm)两种。
两列引脚之间的距离能够做较小改变,但引脚间距不能改变。
将器件插入实验台上的插座中去或者从插座中拔出时要小心,不要将器件引脚搞弯或折断。
3.74系列器件一般在右下角的最后一个引脚是GND,左上角的引脚Vcc。
例如,14引脚器件引脚7是GND,引脚14是Vcc;20引脚器件引脚10是GND,引脚20是Vcc。
但也有例外的,所以使用IC时要先看清引脚图,找对电源和地,避免因接线错误造成器件损坏。
注意:
不能带电拔、插器件,拔、插器件只能在关断电源的情况下进行。
1.2数字实验
随着集成电路的广泛应用,一般采用的实验方案使用接插式通用底板和双列直插式集成元件,通过接插的方式进行实验。
1.2.1实验准备
实践证明,实验前的准备工作做得是否充分,对实验能否顺利完成以及能否从实验中有所收获有很大影响。
为了体现准备工作是否充分,一般要求实验前书写实验预习报告。
预习报告不同于正式报告,没有规定的书写格式和要求,只要自己看得懂就行了。
要求尽可能简洁、思路清楚、一目了然,内容以实验电路图(实验电路图就是在逻辑图的输入输出端注上器件的管脚排列序号)为主,附以简要的文字说明和记录结果数据的图表。
根据验证性实验和设计性实验的不同,准备的侧重点和要求有所不同。
1.验证性实验
验证性实验指实验内容、实验电路等大多是预先指定的。
对这类实验,实验者要预先弄情实验目的和具体要求,对实验结果、实验中可能出现的现象、预先做出分析和估计。
2.设计性实验
设计性实验指根据实验目的及具体要求,由设计者自己设计电路以及实验的具体步骤,这类实验可培养学生独立设计能力,做这类实验前要注意以下几点:
(1)熟悉所使用器件的逻辑功能、使用条件和引脚图;
(2)进实验室前按要求设计好实验电路,并画出实验电路图。
1.2.2实验过程
一、电路的连接
1.插IC器件
(1)首先要认清方向,凹槽朝左,引脚按逆时针排列,1脚在左侧第一个位置。
注意不要插反,否则一接电源就会烧坏IC器件。
(2)将IC器件插到底板上时要注意对准,引脚间隔与底板插孔间隔相同,插入时用力要轻,不要一下子插紧,待确定管脚和插孔位置一致后,再稍用力插牢,以防IC器件管脚弯曲或折断。
2.布线
(1)导线要求
布线用的导线直径应和通用底板插孔直径相一致,不宜太粗或过细;导线最好用色线以区别不同用途。
导线的剥头一般以5-7mm为宜,剥头不允许弯曲。
(2)布线顺序
布线最好有顺序地进行,以免造成漏接。
布线时先将固定电平的端点接好,如电源线、地线、门电路的多余端或实验过程中始终不改变的输入端等,这些连线要尽可能短一些;然后按信号流向顺序布线。
(3)布线要求
A.布线长度不宜太长,最好贴近底板;
B.避免导线相互交叉,更不要覆盖插孔,切忌导线跨越器件的上空;
C.一个插孔只能插一根导线,不允许插两根导线;
D.正确布线的底板应使电路清晰、整洁,这样不仅会提高电路的可靠性,也便于检查和排除故障、更换器件等;
E.在接实验电路之前,要对所有器件进行功能验证,确保所有器件都是有效的,这一步对实验的顺利进行至关重要,不可忽略;
F.对于大型实验,使用器件较多,这时可以把实验分为若干独立的部分,逐一布线、调试,最后再连接起来调试运行;
G.为防止干扰,每用6个集成器件,电源线要加接一个1~10
F的旁路电容通地。
二、电路测试及其故障排除
1.数字电路测试
数字电路测试大体上分为静态测试和动态测试两部分。
静态测试是给定数字电路若干组静态输入值,测试数字电路的输出值是否正确。
数字电路线路接好以后,把线路的输入接电平开关输出,线路的输出接电平指示灯,按功能表或状态表的要求,改变输入状态,观察输入和输出之间的关系是否符合设计要求。
在静态测试的基础上,按设计要求在输入端加动态脉冲信号,观察输出端波形是否符合设计要求,这是动态测试。
我们所涉及的大多只是静态测试。
2.数字电路的故障查找和排除
在实验中,当电路不能完成预期的逻辑功能时,就称电路有故障。
造成故障的原因是多方面的,大致可归纳为以下几个方面:
器件故障、接线错误、设计错误和测试方法不正确。
(1)器件故障
器件故障是器件失效或器件接插问题引起的故障,表现在器件工作不正确,如实验IC器件使用不当、错误应用或功能不正常,实验仪器(实验箱)或通用底板不正常。
为防止器件失效,要求接插器件时一定要注意凹槽朝左,先对齐再用力,使用之前先进行功能验证。
(2)连线错误
连线错误是常见的错误,据有人统计,在教学实验中,约有70%以上的故障是由接线错误引起的。
A.连线错误原因
忘记接器件的电源和地;连线与插孔接触不良;连线经多次使用后,有可能外面塑料包皮完好,但内部线断;连线多接、漏接、错接;连线过长、过乱造成干扰。
B.接线错误现象
接线错误造成的现象多种多样,例如器件的某个功能块不工作或工作不正常,器件不工作或发热,电路中的一部分工作状态不稳定等。
C.解决方法
a.熟悉器件的功能及其引脚号,知道器件每个引脚的功能;
b.器件的电源和地一定要接对、接好,检查连线和插孔接触是否良好;
c.检查有无错接、多接、漏接,检查连线中有无断线。
重要的是连线前要画出电路连接图,按图连接,不要凭记忆随想随接;接线时要规范、整齐,尽量走直线、短线,以免引起干扰。
(3)设计错误
电路设计错误自然会造成与预想的结果不一致,原因是对实验要求没有理解透,或者对所用器件的原理没有掌握,或者是实验电路本身所固有的如组合电路的冒险现象。
这就要求在设计时要理解实验要求,掌握实验线路原理,精心设计。
初始设计完成后一般应对设计进行优化,最后画出逻辑图及接线图。
(4)测试方法不正确
若不发生前三者错误,实验一般会成功。
但测试方法不正确也会引起观察错误。
例如,一个稳定的波形,用示波器观察,而示波器没有同步,则造成波形不稳的假象。
因此要学会正确使用仪器、仪表,尤其是示波器的应用。
在完成布线后,对所有的连线复查一遍是有益的。
简单检查电源和地是否接好,输入能否加到实验电路上,输出能否显示等。
当实验中发现结果与预期不一致时,应仔细观察现象,冷静思考问题所在。
(1)首先检查仪器、仪表是否正确使用;
(2)在正确使用仪器、仪表的前提下,按逻辑图和接线图逐级查找问题所在。
通常从发现问题的地方,一级一级向前测试,测试电路的输入、输出点的0-1状态,直到找到故障的初始发生位置;
(3)在故障的初始处,首先检查连线是否正确,确认无误后,检查器件引脚是否全部正确插进插座中,有无引脚折断、弯曲、错插问题;
(4)确认无上述问题后,取下器件测试,以检查器件好坏,或者直接换一个好器件;
(5)若器件和连线都正确,则需要考虑设计问题。
1.2.3实验报告
实验结束后需要撰写实验报告,这是一项重要的基本功训练,绝不是一种形式上的需要。
通过撰写实验报告,回顾实验过程、总结实验结果、加深对基本理论的认识和理解。
实验报告要写在规定的报告纸上,所有的图形、表格都必须用直尺、曲线板绘制。
报告的内容主要包括以下几个部分:
1.实验目的;
2.实验仪器、器件;
3.实验内容、步骤、线路,包括方框图、状态图或真值表、文字说明逻辑图等;
4.实验数据记录;
5.实验结果分析讨论、心得体会等。
第二章数字电路实验
实验一常用电子仪器的使用
一、实验目的
1.了解AEDK-labDEC型数字电路实验箱的结构,并掌握它的使用方法
2.掌握RIGOL-DS1042C型示波器测量各种脉冲波形参数的使用方法
3.了解和熟悉集成电路器件的引线排列及其使用方法
4.熟悉门电路的逻辑功能及其测试方法
二、实验仪器
1.AEDK-labDEC型数字电路实验箱
2.RIGOL-DS1042C型示波器
3.万用表
4.器件:
74LS002输入端四与非门1片
74LS862输入端四异或门1片
三、实验内容
1.观察示波器机内校准信号(Up-p=3V,f=1KHz),调整示波器,使示波器屏幕上至少显示两个完整周期,垂直方向显示至少两格波形。
画出脉冲波形并注明幅度、周期和脉宽。
2.观察数字电路实验箱内脉冲源10KHz的输出脉冲信号波形。
画出波形并注明幅度、周期和脉宽。
3.用示波器测量数字电路实验箱的电压值,注意示波器用DC耦合方式,画出波形并注明幅度。
4.测量门电路的逻辑功能
(1)将“与非门”74LS00插入实验箱芯片槽上(注意:
凹口朝左),14脚接+5V,7脚接地,并把两个输入端接实验箱的逻辑开关K1、K2,输出端接发光二极管(L1~L12任意一个)。
(2)按照表2.1.1不同的输入组合,记录对应的输出信号,结果填入表2.1.1。
(3)按同样的方法,验证74LS86的逻辑功能,并记录,表格与2.1.1同。
表2.1.1与非门真值表
输入
输出
A
B
Y
0
0
0
1
1
0
1
1
四、实验预习要求
1.画出74LS00、74LS86的管脚图,列出实验内容的记录数据表格。
五、实验报告要求
1.用坐标纸画出实验内容1、2和3的脉冲波形,并注明幅度、周期、占空比。
2.74LS00、74LS86的管脚图,并列出功能表。
实验二门电路的逻辑功能测试及功能转换
一、实验目的
1.掌握门电路的逻辑功能及其测试方法
2.掌握门电路之间的功能转换方法
3.掌握特殊门电路的特性分析和设计
二、实验仪器和器件
1.AEDK-labDEC型数字电路实验箱
2.RIGOL-DS1042C型双踪示波器
3.万用表
4.器件:
74LS002输入端四与非门1片
74LS862输入端四异或门1片
74LS125三态输出的四总线缓冲门1片
三、实验内容
1.测试与非门和异或门电路的逻辑功能;
2.用三个与非门构成一个或门电路;
3.用异或门构成非门电路;
4.测试三个异或门构成电路的输出;
5.测试三态门的逻辑功能。
6.测试用异或门和与非门构成电路的输出。
四、实验过程及方法
1.测试与非门和异或门电路的逻辑功能,注意全部门都得测(步骤同实验一)。
2.用与非门实现或门功能,测试电路如图2.2.1所示,测试结果记录于表2.2.1。
3.用异或门实现非门功能。
自拟函数式、电路图和记录表格,完成测试。
4.测试图2.2.2三个异或门构成电路的输出,结果填入表2.2.2。
图2.2.1与非门实现或门测试电路图2.2.2异或门测试电路
表2.2.1与非门实现或门测试输出
输入
输出
A
B
Y
0
0
0
1
1
0
1
1
表2.2.2异或门电路测试输出
输入
输出
1
2
4
5
A
B
Y
0
0
0
0
1
1
0
0
1
0
1
1
1
0
0
1
0
0
0
1
5.测试三态门的逻辑功能
(1)三态门74LS125低电平有效,当
时导通,
时截止处于高阻态。
结果填入表2.2.3。
(2)功能分析。
当
时,三态门截止处于高阻态,输出状态由1B端的输入确定,如图2.2.3所示,分别测当1B=1和1B=0时,Z的输出电压(用示波器测)。
表2.2.3三态门功能表
输入
输出
A
Y
0
0
1
1
0
1
图2.2.3三态门逻辑功能分析
6.测试图2.2.4异或门和与非门构成电路的输出,结果填入表2.2.4。
表2.2.4图2.2.4电路测试输出
A
B
C
S
D
0
0
0
0
0
1
0
1
0
0
1
1
1
0
0
1
0
1
1
1
0
1
1
1
五、实验预习要求
1.复习门电路的逻辑功能并写出逻辑函数表达式。
2.熟悉所用集成电路的引线位置及各引线用途并画出管脚图(参附录)。
3.画好实验用电路图和表格。
六、实验报告要求
1.列出各逻辑门的功能表,写出表达式并画逻辑图,标上管脚号。
2.写出门电路转换的表达式,画出转换电路图,给出测试数据。
3.回答问题:
(1)怎样判断门电路逻辑功能是否正常?
(2)若与非门一个输入端接连续脉冲,其余端什么状态时允许脉冲通过?
什么状态时禁止脉冲通过?
(3)异或门又称可控反相器,为什么?
(4)试分析三态门的输出结果。
实验三SSI组合逻辑电路的设计
一、实验目的
掌握用SSI构成组合逻辑电路的设计方法和功能测试方法
二、实验仪器
1.AEDK-labDEC型数字电路实验箱
2.万用表
3.器件:
74LS002输入端四与非门2片
74LS862输入端四异或门1片
三、实验原理
用SSI设计组合逻辑电路的一般方法:
(1)分析设计要求,确定输入和输出变量,并确定其逻辑关系;
(2)列真值表;
(3)画卡诺图化简,写出逻辑表达式;
(4)画逻辑图,确定元器件清单;
(5)组装电路;
(6)测试功能是否符合设计要求。
四、实验内容
1.用八个二输入与非门设计4人表决电路。
当四个输入端中有三个以上“1”时,输出为“1”,要求采用八个二输入与非门进行设计。
画出逻辑图,通过实验验证功能。
2.用与非门设计一个一位二进制大小比较电路。
画出逻辑图,通过实验验证功能。
3.设计一个能从4处分别控制通道灯亮灭的控制电路。
画出逻辑图,通过实验验证功能。
4.用八个与非门设计一个2线-4线变量译码器,要求输出低电平有效。
画出逻辑图,通过实验验证功能。
5.设计一个格雷码转换成4位二进制代码电路。
画出逻辑图,通过实验验证功能。
五、实验过程
1.表决电路设计。
设计过程:
(1)根据设计要求列真值表
表2.3.1四变量表决电路的真值表
A
B
C
D
Y
0
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
1
0
1
1
1
1
1
0
0
0
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
(2)用逻辑代数法,由真值表得到逻辑函数的二输入端与非输入的化简式
(3)用74LS00实现上面的逻辑式,最终实现四位表决电路。
(要求自己画电路图并验证。
注意:
每个门都要先测试功能是否正确)
2.一位二进制大小比较电路的设计,要求自己写出设计过程,画出电路图并验证。
3.通道灯亮灭控制电路,要求自己写出设计过程,画出电路图并验证。
4.2线-4线变量译码器电路,要求自己写出设计过程,画出电路图并验证。
5.格雷码转换成4位二进制代码电路,要求自己写出设计过程,画出电路图并验证。
六、实验预习要求
1.复习组合逻辑电路设计方法和步骤。
2.画出四人表决电路的功能表、电路图。
3.画出一位二进制大小比较电路的功能表、电路图。
4.画出通道灯亮灭控制电路的功能表、电路图。
七、实验报告要求
1.画出实验电路图,整理实验数据、表格。
2.总结SSI路的设计方法。
实验四MSI组合逻辑电路的设计
一、实验目的
掌握用MSI构成组合逻辑电路的设计方法及其功能测试方法
二、实验仪器
1.AEDK-labDEC型数字电路实验箱
2.万用表
3.器件:
74LS1518选1数据选择器1片
74LS1383线-8线译码器1片
74LS204输入端二与非门1片
74LS04六反相器1片
三、实验原理
用MSI设计组合逻辑电路,通常采用功能块的设计思路,它不象小规模集成电路先进行逻辑设计然后选用元件,而是在方案框图确定后,先确定所需的中规模集成块,然后再根据具体电路块进行块间组合。
各个集成块内的电路已是按照最佳设计制作,所以可免去许多繁琐工作。
四、实验内容
1.数据选择器74LS151功能测试
74LS151是八选一数据选择器,有两个互非的输出端,一个选通管S,S=1时正常输出;S=0时,输出Y=0。
2.设计一个查找一年12个月中哪些月份有31天的电路,若该月有31天,输出为1,否则输出为0。
画出逻辑图,并验证功能。
3.利用74LS151设计三变量(A、B、C)表决电路,同时A具有否决权,画出逻辑图,并验证功能。
4.译码器74LS138功能测试
74LS138是3线-8线译码器,3个输入端,8个输出端,3个输入控制端,当输入控制端
、
时正常输出;否则,输出全为1,不能译码。
5.用74LS138和与非门设计一个一位全减器,画出逻辑图,并验证功能。
五、实验过程
1.根据74LS138和74LS151的功能表测试芯片的逻辑功能。
2.利用74LS151实现31天月份检查电路
(1)根据设计要求列真值表,如表2.4.1所示。
(2)将A、B、C连接到74LS151地址端,D端由74LS151数据输入端输入,Y控制输出,当Y=1时,表大月,否则为小月。
注意:
A、B、C顺序应该是从高位到低位;同时注意选通管S=1。
3.带否决权三变量表决电路的设计,要求自己写出设计过程,画出电路图并验证。
4.一位全减器电路的设计,要求自己写出设计过程,画出电路图并验证。
表2.4.1大月检测电路的真值表
月份
A
B
C
D
Y
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
6
0
1
1
0
7
0
1
1
1
8
1
0
0
0
9
1
0
0
1
10
1
0
1
0
11
1
0
1
1
12
1
1
0
0
六、实验预习要求
1.复习组合逻辑电路设计方法和步骤。
2.根据实验内容设计并画出题目要求的实现电路图。
3.弄清74LS151和74LS138的逻辑功能和管脚排列顺序。
七、实验报告要求
1.画出实验电路图,整理实验表格。
2.总结MSI路的设计方法。
3.比较用MSI和SSI构成组合逻辑电路的优缺点。
实验五时序逻辑电路的设计
一、实验目的
1.熟悉集成触发器构成同步计数器的方法及其功能测试方法
2.掌握集成计数器构成任意进制计数器的方法及其功能测试方法
二、实验仪器
1.AEDK-labDEC型数字电路实验箱
2.RIGOL-DS1042C型双踪示波器
3.万用表
4.器件:
74LS161四位二进制同步加法计数器1片
74LS112双JK触发器1片
74LS194A四位双向移位寄存器1片
74LS204输入端二与非门1片
74LS082输入端四与门1片
三、实验原理
1.用触发器构成同步计数器属时序电路的设计范畴,通常采用下列步骤:
(1)根据设计要求画出原始状态图;
(2)简化状态,即合并一些等价的状态;
(3)选择状态编码,确定触发器类型、数目;
(4)求状态方程和输出方程;
(5)求驱动方程、
(6)画逻辑图。
2.用集成计数器构成任意进制(M)计数器的方法
(1)复位法
复位法是利用集成计数器的复位端(清零端
)构成任意进制M计数器的方法。
步骤:
A.写出第M状态的二进制形式SM;
B.写出复位表达式
,一般是以SM中出现1的状态为变量;
C.画出实现电路。
(2)置数法
置数法是利用集成计数器的预置控制端(同步置数端
)构成M进制计数器的方法。
置数的数据输入端D3D2D1D0为M进制计数的起点,可以是计数状态图中的最小数、最大数或中间数。
四、实验内容
1.检测74LS161功能和74LS194A功能。
2.用74LS161构成12进制计数器,设计电路并验证,画出状态转换图。
3.用74LS194A构成7进制计数器,设计电路并验证,画出状态转换图。
4.检测JK触发器功能,测量结果填入功能表中(表格自拟)。
5.
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电路 实验 10713 统一