QPSKDQPSK系统调制与解调.docx
- 文档编号:6606013
- 上传时间:2023-01-08
- 格式:DOCX
- 页数:13
- 大小:118.80KB
QPSKDQPSK系统调制与解调.docx
《QPSKDQPSK系统调制与解调.docx》由会员分享,可在线阅读,更多相关《QPSKDQPSK系统调制与解调.docx(13页珍藏版)》请在冰豆网上搜索。
QPSKDQPSK系统调制与解调
实验四 QPSK与DQPSK调制实验
一、实验目的
在2PSK,2DPSK的学习基础上,掌握QPSK,以及以其为基础的DQPSK,OQPSK,
/4—DQPSK等若干种相关的重要调制方式的原理,从而对多进制调相有一定了解。
二、实验设备
1、“移动通信技术应用综合实训系统”实验仪一台。
2、50MHz示波器一台。
3、实验模块:
信源模块,QPSK-调制模块。
三、实验原理
一)基本理论
(A)四相绝对移相键控(QPSK)的调制
四相绝对移相键控利用载波的四种不同相位来表征数字信息。
由于每一种载波相位代表两个比特信息,故每个四进制码元又被称为双比特码元。
我们把组成双比特码元的前一信息比特用a代表,后一信息比特用b代表。
双比特码元中两个信息比特ab通常是按格雷码(即反射码)排列的,它与载波相位的关系如表所列。
表4-1 双比特码元与载波相位的关系
双比特码元
载波相位φ
a
b
A方式
B方式
0
0
0°
45°
0
1
90°
135°
1
1
180°
225°
1
0
270°
315°
由于四相绝对移相调制可以看作两个正交的二相绝对移相调制的合成,故两者的功率谱密度分布规律相同。
下面我们来讨论QPSK信号的产生与解调。
QPSK信号的产生方法与2PSK信号一样,也可以分为调相法和相位选择法。
(1)调相法
用调相法产生QPSK信号的组成方框图如下所示。
图4-1 QPSK信号的组成方框图
设两个序列中的二进制数字分别为a和b,每一对ab称为一个双比特码元。
并设经过串并变换后上支路为a,下支路为b。
双极性的a和b脉冲通过两个平衡调制器分别对同相载波及正交载波进行二相调制。
表4-2 QPSK信号相位编码逻辑关系
a
1
0
0
1
b
1°
1°
0°
0°
A路平衡调制器输出
0°
180°
180°
0°
B路平衡调制器输出
270°
270°
90°
90°
合成相位
315°
225°
135°
45°
(2)相位选择法
用相位选择法产生QPSK信号的组成方框图如下所示。
图4-2 相位选择法产生QPSK信号方框图
(B)四相相对移相键控(DQPSK)的调制
所谓四相相对移相键控也是利用前后码元之间的相对相位变化来表示数字信息。
若以前一码元相位作为参考,并令△φ为本码元与前一码元的初相差。
,则信息编码与载波相位变化仍可用QPSK信号相位编码逻辑关系表来表示。
不过,φ应变为△φ。
对于DQPSK而言,可先将输入的双比特码经码型变换,再用码型变换器输出的双比特码进行四相绝对移相,则所得到的输出信号便是四相相对移相信号。
通常采用的方法是码变换加调相法和码变换加相位选择法。
(1)码变换加调相法
码变换加调相法产生DQPSK原理图与调相法产生QPSK原理图相比,仅在串/并变换后多了一个码变换器。
表4-3 DQPSK信号相位编码逻辑关系
双比特码元
载波相位变化
△φ
a
b
0
0
0°
0
1
90°
1
1
180°
1
0
270°
表4-4 四相相对调相码变换的逻辑功能
本时刻到达的ab及所要求的相对相位变化
前一码元的状态
本时刻应出现的码元状态
ab
△φ
cd
θ
cd
θ
00
0°
00
135°
00
135°
01
225°
01
225°
11
315°
11
315°
10
45°
10
45°
01
90°
00
135°
00
225°
01
225°
01
315°
11
315°
11
45°
10
45°
10
135°
11
180°
00
135°
00
315°
01
225°
01
45°
11
315°
11
135°
10
45°
10
225°
10
270°
00
135°
00
45°
01
225°
01
135°
11
315°
11
225°
10
45°
10
315°
(2)码变换加相位选择法
码变换加相位选择法产生DQPSK信号的原理十分简单,它的组成方框图如下所示。
图4-3 码变换加相位选择法产生DQPSK信号方框图
经分析,它与相位选择法产生QPSK信号的组成方框图完全相同。
不过,这里逻辑选相电路除按规定完成选择载波的相位外,还应实现将绝对码转换成相对码的功能。
也就是说,在四相绝对移相时,直接用输入双比特码去选择载波的相位;而在四相相对移相时,需要将输入的双比特码ab转换成相应的双比特码cd,再用cd去选择载波的相位。
这样,便可产生QDPSK信号。
(C)OQPSK的调制
OQPSK和QPSK调制类似,不同之处是在正交支路引入了一个比特(半个码元)的延迟,这使得两个支路的数据不会同时发生变化,因而不可能像QPSK那样产生±
的相位跳变,而仅产生±
/2的相位跳变。
因此,OQPSK频谱旁瓣要低于QPSK信号的旁瓣。
图4-4 QPSK的星座图和相位转移图
图4-5 OQPSK的星座图和相位转移图
(D)
/4—DQPSK的调制
/4-DQPSK是对QPSK信号特性进行改进的一种调制方式,改进之一是将QPSK的最大相位跳变±
降为±3
/4,从而改善了
/4-DQPSK的频谱特性.改进之二是解调方式,QPSK只能用相干解调,而
/4-DQPSK既可用相干解调,也可用非相干解调.
/4-DQPSK的原理框图如下所示.输入数据经串/并变换后上下支路分别为SI,SQ,再经差分相位编码后上下支路分别为UK,VK。
图4-6
/4-DQPSK信号的产生原理框图
设已调信号Sk(t)=cos(ωct+Φk)
式中,θ为kT≤t≤(k+1)T之间的附加相位.上式可展开成
Sk(t)=cosωctcosΦk-sinωctsinΦk
当前码元的附加相位θ是前一码元附加相位φ与当前码元相位跳变量△φ之和,即 Φk=Φk-1+△Φk
Uk=cosΦk=cos(Φk-1+△Φk)=cosΦk-1·cos△Φk-sinΦk-1·sin△Φk
Vk=sinΦk=sin(Φk-1+△Φk)=sinΦk-1·cos△Φk+cosΦk-1·sin△Φk
其中,sinΦk-1=Vk-1,cosΦk-1=Uk-1,上面两式可以改写为
Uk=Uk-1·cos△Φk-Vk-1·sin△Φk
Vk=Vk-1·cos△Φk+Uk-1·sin△Φk
这是
/4-DQPSK的一个基本关系式.它表明了前一码元两个正交信号Uk-1、Vk-1与当前码元两正交信号Uk、Vk之间的关系.它取决于当前码元的相位跳变量△Φk,而当前码元的相位跳变量△Φk则又取决于差分相位编码器的输入码组SI、SQ,他们的关系如下表所示.
表4-5
/4-DQPSK的相位跳变规则
SI
SQ
△Φk
cos△Φk
sin△Φk
1
1
/4
1/
1/
-1
1
3
/4
-1/
1/
-1
-1
-3
/4
-1/
-1/
1
-1
-
/4
1/
-1/
上述规则决定了在码元转换时刻的相位跳变量只有±
/4和±3
/4四种取值.U和V只可能有0,±1/,±1五种取值.
设该滤波器的矩形脉冲响应函数为,那么最后形成的∏/4-DQPSK信号可以表示为
S(t)=
g(t-kTs)cosΦkcosωct-
g(t-kTs)sinΦksinωct
二)芯片特点
一、AD9834简介
AD9834是一个将相位累加器,正弦只读存储器(SINROM)和一个D/A转换器集成在一个单一的CMOS芯片上的数字控制式震荡器。
芯片具有相位和频率调制性能。
频率精确性能被控制到0.25billion(十亿分之一),时钟速率为50MHz。
通过串行接口装载控制字到寄存器,可以实现调制。
AD9834为用户提供了多种输出波形。
正弦只读存储器(SINROM)可以被旁路,因此,可以从DAC输出线性的向上或者向下斜坡电压。
如果SINROM没有被旁路,将产生一个正弦曲线输出。
另外,如果需要时钟输出,DAC数据的MSB位将可以被输出,或者在芯片上的比较器能被使用。
数字部分电源电压由在芯片内的一个稳压器提供,当DVDD>2.7V时,稳压器使DVDD下降到2.5V。
数字部分和数字部分电源是独立的,并且可以由不同的电源驱动,例如,在AVDD=5V时,DVDD可以等于3V。
AD9834有一个低功耗模式控制引脚端(SLEEP),因此可以从外部控制低功耗模式。
芯片上没被使用的部分可以关断电源,能够将电流消耗减到最小,例如,在时钟输出发生时,可以关断DAC电源。
AD9834采用TSSOP-20封装。
AD9834工作电源电压为2.3V~5.5V。
在3V电源电压时,消耗功率20mW,时钟速率为50MHz,具有低抖动的时钟输出和正弦波输出/三角波输出,控制字采用串行装载方式,窄带SFDR﹥72dB。
AD9834可以应用与测试设备、慢速扫频仪、DDS调频和数字调制等领域。
二、AD9834的芯片封装与引脚功能
AD9834采用TSSOP-20封装,引脚封装形式如图4-7所示。
图4-7 AD9834引脚排列
其引脚功能如表4-6所示。
表4-6 AD9834引脚功能
引脚
符号
功能
模拟信号和基准信号
1
FSADJUST
满量程校准控制端。
一个电阻(RSET)连接引脚FSADJUST和引脚AGND之间。
电阻(RSET)用来定义满量程DAC电流的大小。
(RSET和满刻度电流之间的关系为IOUTFULLSCALE=18×VREFOUT/RSET,一般,VREFOUT=1.20V,RSET=6.8KΩ
2
REFOUT
电压基准输出。
AD9834在此引脚提供一个可用的、内部的1.20V基准电压。
3
COMP
DAC偏置引脚端。
此引脚被用来退耦DAC偏置电压
17
VIN
比较器输入。
比较器可以将DAC输入的正弦曲线转化为方波。
将DAC输出输入到比较器之前,应该进行适当的滤波,以改善信号的不稳定性。
当控制寄存器内的位OPBITEN和SIGNPIB被设置为“1”时,比较器输入端连接到VIN
19
20
IOUT
IOUTB
电流输出。
这是一个高阻抗电流源。
一个阻值为200Ω的负载电阻被连接在IOUT与AGND之间。
推荐在IOUT/IOUTB和AGND之间连接一个20pF的电容,以防止时钟的串绕反馈
电源电压
4
AVDD
模拟电路部分的电源电压正端。
AVDD取值范围为2.3~5.5V。
AVDD与AGND之间有一个0.1μF的去耦电容
5
DVDD
数字电路部分的电源电压正端。
DVDD取值范围为2.3~5.5V。
DVDD与AGND之间有一个0.1μF的去耦电容
6
CAP/2.5V
数字电路在2.5v的电源电压下工作。
该2.5v电压由DVDD利用在芯片上的稳压器产生(当DVDD﹥2.7V时)。
稳压器需要一个典型值为100nF的去耦电容器接在CAP/2.5V与DGND之间。
如果DVDD≤2.7V时,CAP/2.5V应当被短接到DVDD
7
DGND
数字接地
18
AGND
模拟接地
数字接口和控制器
8
MCLK
数字时钟输入。
DDS输出频率用二进制的分数表示,即为MCLK频率的二进制的分数。
输出频率精确度和相位噪声由该时钟定义
9
FSELECT
频率选择输入。
FSELECT控制频率寄存器FREQ0或者FREQ1在相位累加器中的使用。
频率寄存器的使用选择可通过引脚FSELECT和位FSEL完成。
当FSEL位被用来选择频率寄存器时,引脚FSELECT应连接到CMOS高电平或低电平
10
PSELECT
相位选择输入。
PSELECT控制频率寄存器PHASE0或者PHASE1,是被附加到相位累加器的使用。
相位寄存器的使用选择可通过引脚PSELECT和位PSEL完成。
当PSEL位被用来控制相位寄存器时,引脚PSELECT应连接到CMOS高电平或低电平
11
RESET
复位,高电平数字信号输入有效。
RESET应适当地将内部寄存器复位为0,这与半量程的模拟输出相对应。
RESET不影响任何一个地址寄存器
12
SLEEP
睡眠模式控制,高电平输入有效。
当此引脚为高电平时,DAC电源关断。
此引脚与控制位SLEEP12有相同的功能
13
SDATA
串行数据输入。
16位串行数据字被加到此引脚端
14
SCLK
串行时钟输入。
数据在每个SCLK下降研被装入AD9834芯片
15
FSYNC
输入数据的帧同步信号,低电平控制输入有效。
当FSYNC为低电平时,内部逻辑电路被告知一个新的控制字被装入芯片
16
SIGNBITOUT
逻辑输出。
比较器输出可使用此引脚,或者,NCO的MSB位在此引脚上被输出,二者选其一。
将控制寄存器内的位POBITEN设置为“1”,可以是能此输出端。
控制位SIGNPIB确定在此引脚上的输出是比较器的输出还是NCO的MSB位输出
三、AD9834的内部结构与工作原理
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- QPSKDQPSK 系统 调制 解调