EDA课程设计报告DOC.docx
- 文档编号:9062089
- 上传时间:2023-02-03
- 格式:DOCX
- 页数:14
- 大小:287KB
EDA课程设计报告DOC.docx
《EDA课程设计报告DOC.docx》由会员分享,可在线阅读,更多相关《EDA课程设计报告DOC.docx(14页珍藏版)》请在冰豆网上搜索。
EDA课程设计报告DOC
EDA课程设计报告
—VGA显示器彩色信号发生器电路
班级:
11电子班
姓名:
学号:
**********
**********
摘要:
VGA(VideoGraphicArray)接口是与显示器进行通信的唯一接口。
通过FPGA器件控制RGB信号、行同步信号、场同步信号等信号,并参照有关标准,最后可以实现对VGA显示器的控制。
本设计与传统的图像显示方法不同,为节省储存空间在设计中采用R、G、B三种基色利用FPGA芯片和EDA设计方法,可以显示8种颜色,设计出针对性强的VGA显示控制器,而且不需要依靠计算机,既能够大大降低成本,又可以满足生产实践中不断变化的需要,同时产品的升级换代也方便迅速。
本设计采用Altera公司的EDA软件0uartusII,并以Cylone系列FPGA器件为硬件平台进行系统设计。
1、系统设计…………………………………………………………………………………..4
2、单元电路设计……………………………………………………………………………6
3、软件设计……………………………………………………………………………………8
4、系统测试………………………………………………………………………………….12
5、结论……………………………………………………………………………………………14
6、参考文献……………………………………………………………………………………14
7、附录………………………………………………………………………………………….15
8、设计说明书……………………………………………………………………………….16
一、系统设计
1、设计要求:
VGA显示器彩色信号发生器电路,能在VGA显示器上显示8种颜色的图形(条型、方块型)。
2、系统设计方案:
方案一:
采用传统的图像显示方法,将图像数据传回电脑在传输过程中通过CPU对图像数据信号进行控制,通过显示器显示出来。
方案二:
采用FPGA和EDA的设计方法,通过FPGA器件控制RGB信号、行同步信号、场同步信号等信号,并参照有关标准,最终可以实现对VGA的控制。
方案一为传统的图像显示方法,在传输过程中需要CPU不断对图像数据信号进行控制,这样就造成了CPU的浪费,同时系统还需要依赖电脑,降低了系统的灵活性。
方案二是利用可编程器件FPGA和EDA的设计方法,可以根据设计的需要设计出针对性比较强的VGA显示器,而且不需要依靠计算机,大大降低了成本提高了系统的灵活性。
综合上诉分析本设计中采用方案二。
3、系统的工作原理:
计算机显示器的显示有许多接口标准,常见的有VGA、SVGA等。
VGA接口,也叫D-Sub接口,是15针的梯形插头,分成3排,每排5个,传输模拟信号。
VGA接口采用非对称分布的15针连接方式,其工作原理是:
将显存内以数字格式存储的图像(帧)信号在RAMDAC里经过模拟调制成模拟高频信号,然后再输出到显示设备成像。
VGA支持在640X480的较高分辨率下同时显示16种色彩或256种灰度,同时在320×240分辨率下可以同时显示256种颜色。
常见的彩色显示器一般由CRT(阴极射线管)够成,彩色是有R、G、B(红:
Red,绿:
Green,蓝:
Blue)三基色组成,用逐行扫描的方式解决图像显示。
阴极射线枪发出的电子束打在涂有荧光粉的屏幕上,产生R、G、B三基色,合成一个彩色像素。
扫描从屏幕的左上方开始,从左到右,从上到下,逐行扫描,每扫完一行,电子束回到屏幕的左边下一行的起始位置,在这期间对电子束进行行消隐,每行结束时,用行同步信号进行行同步,扫描完所有行,用场同步信号进行场同步,并使扫描回到屏幕的左上方,同时进行场消隐,并预备进行下一次的扫描。
在本设计中采用普通的VGA显示器,一共引出5条信号线:
R、G、B:
三基色信号;HS:
行同步信号;VS:
场同步信号。
在设计过程中严格按照VGA的工业标准要求进行设计,其中时钟频率为25.175MHZ,行频为31469HZ,场频为59.94HZ。
4、实现电路:
二、单元电路设计
1、时序信号的产生
图片要想在显示器上显示出来,它主要需要5个信号,行同步信号HS(HoriZontal—Sync)、场同步信号VS(Vertical—Sync)和RGB三基色信号。
VGA时序控制模块是整个显示控制器的关键部分,最终输出的行、场同步信号必须严格按照VGA时序标准产生相应的脉冲信号。
图1和图2所示为行扫描和场扫描的时序图。
图1行扫描时序示意图
图2场扫描时序示意图
对于VGA 显示器的上述五个信号的时序驱动要严格遵循“VGA工业标准”,即640×480×60HZ模式,否则无法显示正确地图象。
VGA工业标准要求的频率:
时钟频率:
25.175MHz(像素输出的频率) 行频:
31469Hz
场频:
59.94Hz(每秒图像刷新频率)
行、场扫描时序要求如表1和表2所示。
表1行扫描时序要求:
(单位:
像素即输出一个像素PixeI的时间间隔)
表2场扫描时序要求:
(单位:
行即每输出一行line的时间间隔)
VGA的工业标准显示模式要求行同步和场同步都为负极性,即同步头脉冲要求是负脉冲。
对于一些VGA显示器,HS和VS的极性可正可负,显示器内可以自动转换为正极性逻辑。
在图1和图2中,R、G、B为正极性信号即高电平有效。
当VS=0、HS=1时,CRT现实的内容为亮的过程,即正向扫描过程约为26us。
当一行扫描完毕,行同步HS=1,约需6us。
期间,CRT扫描产生消隐,电子束回到CRT左边下一行的起始位置(X=0,Y=1);当扫描完480行后,CRT的场同步VS=1,产生场同步使扫描线回到CRT的第一行第一列(X=0,Y=0)处(约为两个行周期)。
2、彩色信号的生成
本设计中采用3位数字表达式R、G、B(纯数字方式)三种基色,可以显示8中颜色,表三是此八种颜色的对应的编码电平。
利用数字逻辑关系将R、G、B进行逻辑运算便可得到显示的图形。
表三颜色编码
颜色
黑
蓝
红
品
绿
青
黄
白
R
0
0
0
0
1
1
1
1
G
0
0
1
1
0
0
1
1
B
0
1
0
1
0
1
0
1
3、显示控制模块
经编译后的彩条信号经过显示模块处理后送到显示器进行显示。
利用行、场同步信号的计数器,在图像有效区间内按照图片的大小划定行和列的起始坐标和终止坐标。
本设计使用和行、场计数器相同频率的时钟信号作为图像地址计数器的时钟,当扫描信号到达显示图片的区间时,图像地址计数器开始计数,同时从相应位置读出数据送往显示器进行显示,显示模块的输出直接连到VGA的接口。
在设计中还增加了一个模式选择按键MD,用来控制图像的显示模式,本设计中共有6中显示变化的图像如表4所示。
表4彩色信号发生器的显示模式
1
横彩条
1:
白黄青绿品红蓝黑
2:
黑蓝红品绿青黄白
2
竖彩条
1:
白黄青绿品红蓝黑
2:
黑蓝红品绿青黄白
3
棋盘格
1:
棋盘格显示模式1
2:
棋盘格显示模式2
三、软件设计
本文利用Altera公司QuartusⅡ6.0开发平台,遵循自顶向下的设计方法,针对各功能模块,采用VHDL语言对FPGA器件编程,产生HS和VS扫描时序信号及各种图象信号。
VGA时序信号是图象显示的关键,行场扫描时序的产生,是利用逻辑编程的方法实现的,即用VHDL编写分频器,计时器模块,来获得T1、T2、T3、T4 时序。
当输出数字、彩条信号和棋盘格图象时,由外部12M有源晶振提供时钟输入,其中行频HS:
12MHZ ÷13÷29=31830Hz、场频VS:
31830Hz÷480×0.93=61.67Hz、T1=1/31830Hz×4/29=25.96us、 T2=1/31830Hz×5/29=6.04us、T3为两个行周期(T1+T2),T4为480个行周期。
流程图为
实验程序
LIBRARYIEEE;--VGA显示器彩条发生器
USEIEEE.STD_LOGIC_1164.ALL;
USEIEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITYCOLORIS
PORT(CLK,MD:
INSTD_LOGIC;
HS,VS,R,G,B:
OUTSTD_LOGIC);--行场同步/红,绿,蓝
ENDCOLOR;
ARCHITECTUREbehavOFCOLORIS
SIGNALHS1,VS1,FCLK,CCLK:
STD_LOGIC;
SIGNALMMD:
STD_LOGIC_VECTOR(1DOWNTO0);--方式选择
SIGNALFS:
STD_LOGIC_VECTOR(3DOWNTO0);
SIGNALCC:
STD_LOGIC_VECTOR(4DOWNTO0);--行同步/横彩条生成
SIGNALLL:
STD_LOGIC_VECTOR(8DOWNTO0);--场同步/竖彩条生成
SIGNALGRBX:
STD_LOGIC_VECTOR(3DOWNTO1);--X横彩条
SIGNALGRBY:
STD_LOGIC_VECTOR(3DOWNTO1);--Y竖彩条
SIGNALGRBP:
STD_LOGIC_VECTOR(3DOWNTO1);
SIGNALGRB:
STD_LOGIC_VECTOR(3DOWNTO1);
BEGIN
GRB
(1)<=(GRBP
(1)XORMD)ANDHS1ANDVS1;
GRB
(2)<=(GRBP
(2)XORMD)ANDHS1ANDVS1;
GRB(3)<=(GRBP(3)XORMD)ANDHS1ANDVS1;
PROCESS(MD)
BEGIN
IFMD'EVENTANDMD='0'THEN
IFMMD="10"THENMMD<="00";
ELSEMMD<=MMD+1;
ENDIF;--三种模式
ENDIF;
ENDPROCESS;
PROCESS(MMD)
BEGIN
IFMMD="00"THENGRBP<=GRBX;--选择横彩条
ELSIFMMD="01"THENGRBP<=GRBY;--选择竖彩条
ELSIFMMD="10"THENGRBP<=GRBXXORGRBY;--产生棋盘格
ELSEGRBP<="000";
ENDIF;
ENDPROCESS;
PROCESS(CLK)
BEGIN
IFCLK'EVENTANDCLK='1'THEN--12MHz13分频
IFFS=12THENFS<="0000";
ELSEFS<=(FS+1);
ENDIF;
ENDIF;
ENDPROCESS;
FCLK<=FS(3);CCLK<=CC(4);
PROCESS(FCLK)
BEGIN
IFFCLK'EVENTANDFCLK='1'THEN
IFCC=29THENCC<="00000";
ELSECC<=CC+1;
ENDIF;
ENDIF;
ENDPROCESS;
PROCESS(CCLK)
BEGIN
IFCCLK'EVENTANDCCLK='0'THEN
IFLL=481THENLL<="000000000";
ELSELL<=LL+1;
ENDIF;
ENDIF;
ENDPROCESS;
PROCESS(CC,LL)
BEGIN
IFCC>23THENHS1<='0';--行同步
ELSEHS1<='1';ENDIF;
IFLL>479THENVS1<='0';--场同步
ELSEVS1<='1';ENDIF;
ENDPROCESS;
PROCESS(CC,LL)
BEGIN
IFCC<3THENGRBX<="111";--横彩条
ELSIFCC<6THENGRBX<="110";
ELSIFCC<9THENGRBX<="101";
ELSIFCC<12THENGRBX<="100";
ELSIFCC<15THENGRBX<="011";
ELSIFCC<18THENGRBX<="010";
ELSIFCC<21THENGRBX<="001";
ELSEGRBX<="000";
ENDIF;
IFLL<60THENGRBY<="111";--竖彩条
ELSIFLL<120THENGRBY<="110";
ELSIFLL<180THENGRBY<="101";
ELSIFLL<240THENGRBY<="100";
ELSIFLL<300THENGRBY<="011";
ELSIFLL<360THENGRBY<="010";
ELSIFLL<420THENGRBY<="001";
ELSEGRBY<="000";
ENDIF;
ENDPROCESS;
HS<=HS1;VS<=VS1;R<=GRB
(2);G<=GRB(3);B<=GRB
(1);
ENDbehav;
四、系统测试
采用Cylone系列FPGA器件为硬件平台进行系统测试,芯片型号为EP2C5T144C8。
测试步骤为:
首先对设计文件进行综合,然后加载波形进行时序仿真和功能仿真;将设计文件下载到试验箱上进行硬件测
试。
综合结果如下:
功能仿真结果:
在时钟线号的激励下产生了扫描信号,同时在MD的控制下,R、G、B分别产生了所需要的彩色信号。
硬件测试显示的图形为:
五、结论
通过设计时序控制电路,和彩条产生电路,我更深入地理解了FPGA技术,即同过软件编程的方法来实现硬件时序和组合电路,加快了产品开发的速度,以满足不断变化的市场需求。
参考文献
1、潘松,黄继业EDA技术与VHDL(第三版)清华大学出版社
2、王金明,冷自强EDA技术与Verilog设计科学出版社
3、梁勇,王留奎EDA技术教程人民邮电出版社
附录一、锁定引脚
附录二、生成的原理图
附件、设计说明书
一、系统的功能、技术指标
本设计采用EDA技术,通过FPGA芯片实现了实现VGA彩条信号的显示的设计,本文采用VHDL 硬件描述语言描述VGA彩条信号的显示电路,完成对电路的功能仿真。
通过按键来实现横彩条、竖彩条、棋盘式方格图案的选择。
显示图像分辨率为640×480,刷新率为60Hz。
与传统的设计方式相比,本设计由于采用了FPGA芯片来实现,它将大量的电路功能集成到一个芯片中,并且可以由用户自行设计逻辑功能,提高了系统的集成度和可靠性。
采用目标芯片型号为EP2C5T144C8,系统最高工作频率:
258.93MHz;资源使用情况:
59个LCs,7个I/O,20个REG;
二、系统的工作原理
1、系统框图
2、系统原理:
FPGA是EDA课程设计的整个系统的核心,通过对其编程可输出RGB三基色信号和HS 、VS行场扫描同步信号。
当 FPGA接受单片机输出的控制信号后,内部的数据选择器模块根据控制信号选通相应的图像生成模块,输出图像信号,与行场扫描时序信号一起通过15帧D型接口电路送入VGA显示器,在VGA显示器上便可以看到对应的彩色图像。
FPGA所需的工作时钟由外部高精度有源晶振提供。
三、程序实现的功能
1. 利用FPGA实现VGA彩条信号发生器。
2. 可以产生彩色横条,彩色竖条信号,彩色棋盘格信号。
3. 由一个按键按照顺序选择不同模式的信号输出。
四、键盘驱动
按键模块控制VGA显示模式
图2.3VGA模式选择
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- EDA 课程设计 报告 DOC