数字电子钟电路设计Word格式.docx
- 文档编号:19689596
- 上传时间:2023-01-08
- 格式:DOCX
- 页数:12
- 大小:581.55KB
数字电子钟电路设计Word格式.docx
《数字电子钟电路设计Word格式.docx》由会员分享,可在线阅读,更多相关《数字电子钟电路设计Word格式.docx(12页珍藏版)》请在冰豆网上搜索。
数字电子钟控制电路设计;
课程设计要求:
1.设计一个数字点钟的控制电路,做到可以显示时、分、秒;
2.要求所设计的电子钟有校对功能
3.用数字电子材料实现,紧密结合本学期所学知识;
课题描述:
本次设计以数字电子为主,实现对时、分、秒数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能的数字电子钟。
本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、校时模块等几部分组成。
(图a)
数字电子钟的原理方框图如图a所示。
干电路系统由秒信号发生器,"
时、分、号,它直接决定计时系统的精度,采用多谐振荡器加分频器实现。
将标准秒信号送入"
秒计数器"
,"
采用60进制计数器,每累计60秒发一个"
分脉冲"
信号,该信号将作为"
分计数器"
的时钟脉冲。
"
也采用60进制计数器,每累计60分钟,发出一个"
时脉冲"
信号,该信号将被送到"
时计数器"
。
采用24进制计时器,可实现对一天24小时的累计。
译码显示电路将"
时"
、"
分"
秒"
计数器的输出状态经过七段显示译码器译码,通过六位LED七段显示器显示出来。
校时电路是用来对"
显示数字进行校对调整的。
3.设计内容:
数字钟实际上就是一个对标准频率(1HZ)进行计数的计数电路。
由于起始时间不能与标准时间(如北京时间)相同,所以要加入一个校对电路,对时间进行调试。
同时标准的1HZ时间信号必须做到准确稳定,以确保时钟正常运行的稳定性。
3.1多谐振荡器电路
(图b)
图b为由555定时器组成的多谢振荡器,此部分是整个系统的核心部分,他的准确性牵扯到整个时钟是否能够稳定的正常的工作。
根据多谢振荡器的工作原理(其工作原理为:
接通电源后,电容C被充电,当Vc上升到2Vcc/3时,使Vo为低电平,同时放点三极管T导通,此时电容C1通过R2和T放电,Vc下降。
当Vc下降到Vcc/3时,Vo反转为高电平;
当放电结束时,T截止,Vcc将通过R1、R2向电容器C充电;
当Vc上升到2Vcc/3时,电路又反转为低电平。
如此周而复始,,于是,在电路的输出端就得到一个周期性的矩形波。
频率与C,R1,R2有关。
),它自己可以产生一定频率的脉冲,将其频率调制于时钟周期相同,然后经过分频器后得到需要的秒脉冲信号。
3.2分频器电路
(图c)
分频器电路由图c所示,其作用是将多谢振荡器发出的脉冲信号经过47LS4060和74LS250的分频后,将其变成规整的(1Hz)的方波信号,其信号送到读秒器中,以供读秒器进行技术。
在整儿系统中,分频器充当着计数器的作用。
3.3计数器电路
计数器电路是由74LS290采用8421BCD码制所实现,其作用是将秒的个位和十位、分的个位和十位以及时的个位和十位进行十进制进位;
再将秒计数器、分计数器和时计数器以六十进制进位;
时计数器按照设计的意愿根据12进制或者24进制进行计数。
实现各个数字的链接,是整个系统中最重要的链接枢纽。
此部分分为:
时计数、分计数和秒计数三个部分。
3.3.1秒计数器电路
(图d)
秒计数电路如图d所示,其作用是将秒的十位与个位实现十进制,将整个基数器实现六十进制送入分计数器电路。
其个位于十位的实现方法需将QA与CPB(下降沿有效)相连即可。
CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。
(图e)
秒十位计数单元为6进制计数器,需要进制转换。
将10进制计数器转换为6进制计数器的电路连接方法如图e所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。
分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA相连。
3.3.2分计数器电路
(图f)
分计数器电路如图f所示,其作用是将分的十位与个位实现十进制,将整个基数器实现六十进制送入时计数器电路。
其实现方法与秒计数器类似,在此不做过多解释。
3.3.3时计数器电路
(图g)
时计数器电路如图g所示,其作用是将时的十位与个位实现十进制,将整个基数器实现以二十四进制循环。
时个位计数单元电路结构仍与秒或个位计数单元相类似,但是要求,整个时计数单元应为24进制计数器,所以在两块74LS290构成的100进制中截取24,就得在24的时候进行异步清零。
两块74LS390构成的24进制计数功能的电路类似于如图e,稍做些改动。
3.4译码器电路
(图h)
译码驱动电路采用74LS48七段译码器实现(图h),此部分在系统中的作用是将计数器输出的8421BCD码转换为数码管需要的逻辑状态,并且为保证数码管正常工作提供足够的工作电流。
74LS48七段显示译码器的输出是高电平有效,用以驱动共阴极显示器。
3.5显示电路
显示电路作为整个系统的最重要部分,是于使用者联系最密切的部分,未使用者直观的表示出时间状态的工具。
其电路如图i所示,其工作工程为:
计数器实现了对时间的累计以8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选用74LS48作为显示译码电路,选用74LS546八段共阳LED数码管作为显示单元电路。
(图i)
3.6校对电路
当初次使用数字点钟的时,或由于电流不稳、
电器老化等造成振荡器周期短暂的改变时,都需要对表的时间进行校对,俗称“对点”,此过程,就需要用到校对电路。
校对电路如图j所示
(图j)
由于校正电路与用户关系比较密切,所以此部分在系统中,应着重介绍使用方法。
通常,校正时间的方法是:
首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。
根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。
4.设计总结:
元器件清单:
器件名称
数量
555定时器
1片
电源电阻电容导线
若干
74LS90
6片
74LS00
2片
74LS04
74LS08
74LS48
7449
74290
74LS11
74LS51
4片
74LS02
74LS4060
74LS250
小结:
刚刚学过了模电和数电的理论知识,通过本次课程设计,真正的让我体会到了理论结合实践的过程,真正的实现了学以致用。
本次课程设计,让我充分的使用了在理论课上学到的知识,也从本次课程设计中,学到了许多在理论课上学不到的东西,更加充实了自己的能力。
在本次数字电子钟电路设计中,使我对各种芯片结构以及工作原理有了更加深刻的认识,也锻炼了独立思考和查阅相关资料的能力,为今后的学习工作奠定了夯实的基础,累计了很多在模电和数电方面的经验。
参考书目:
[1]康华光主编,电子技术基础数字部分,北京:
高等教育出版社,2006;
[2]童诗白华成英主编,模拟电子技术基础,北京:
高等教育出版社,2006;
[3]邱关源主编,电路,北京:
[4]王兆安黄俊主编,电力电子技术,中国农业出版社,2010;
[5]韩焱主编,数字电子技术基础,北京:
电子工业出版社,2009;
[6]梁宗善主编,电子技术基础课程设计,武汉:
华中科技大学出版社,2009;
[7]彭介华主编,电子技术课程设计指导,北京:
高等教育出版社,1997;
[8]陈汝全主编,电子技术常用期间应用手册(第2版),北京:
机械工业出版社,2004;
[9]黄智伟主编,全国大学生电子设计竞赛训练教程,北京:
电子工业出版社,2005;
[10]杨刚龙海燕主编,电子系统设计与实践(第2版),北京:
电子工业出版社,2009;
附录
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子钟 电路设计