数字逻辑 数电 实验报告.docx
- 文档编号:26402011
- 上传时间:2023-06-19
- 格式:DOCX
- 页数:21
- 大小:243.23KB
数字逻辑 数电 实验报告.docx
《数字逻辑 数电 实验报告.docx》由会员分享,可在线阅读,更多相关《数字逻辑 数电 实验报告.docx(21页珍藏版)》请在冰豆网上搜索。
数字逻辑数电实验报告
《数字逻辑》实验报告
姓名:
刘x
班级:
CS0911
学号:
U20091519x
专业:
计算机科学与技术
指导教师:
熊自立
§实验一组合逻辑电路的设计
实验目的
1.掌握组合逻辑电路的功能测试。
2.验证半加器和全加器的逻辑功能。
3.学会二进制的运算规律。
实验器材
二输入四“与非”门组件3片,型号74SL00
二输入四“异或”门组件1片,型号74SL86
六门反向器门组件1片,型号74SL04
二输入四“与”门组件1片,型号74SL08
实验内容
A:
一位全加/全减法器的实现
Cin
A
B
电路做加法还是做减法是由M决定的。
当M=0时做加法运算,输入信号A、B和Cin分别为加数、被加数和低位来的进位,S为和数,Co为向上位的进位;当M=1时做减法运算,输入信号A、B和Cin分别为减数、被减数和低位来的借位,S为差,Co为向上位的借位。
S
一位加/减法器
Co
M
B:
舍入与检测电路设计
舍入与检测电路
用所给定的集成电路组件设计一个多输出逻辑电路,该电路的输入为8421码,F1为“四舍五入”输出信号,F2为奇偶检测输出信号。
当电路检测到输入的代码大于或等于(5)10时,电路的输出F1=1;其他情况F1=0。
当输入代码中含1的个数为奇数时,电路的输出F2=1;其他情况F2=0。
F1
B8
B4
B2
F2
B1
实验前准备
▽内容A:
一位全加/全减法器的实现
①根据全加全减器功能,可得到输入输出表如下
输入
输出
A
B
Cin
加法(M=0)
减法(M=0)
S
Co
S
Co
0
0
0
0
0
0
0
0
0
1
1
0
1
1
0
1
0
1
0
1
1
0
1
1
0
1
0
1
1
0
0
1
0
1
0
1
0
1
0
1
0
0
1
1
0
0
1
0
0
1
1
1
1
1
1
1
②由以上做出相应的卡诺图
S卡诺图
\AB
CinM\
00
01
11
10
00
0
1
0
1
01
0
1
0
1
11
1
0
1
0
10
1
0
1
0
Co卡诺图
\AB
CinM\
00
01
11
10
00
0
0
1
0
01
0
1
0
0
11
1
1
1
0
10
0
1
1
1
化简卡诺图可得表达式:
S=A⊕B⊕Cin
③于是可得其逻辑电路图:
=1
B
A
=1
S
C
&
=1
&
&
Cin
M
&
▽内容B:
舍入与检测电路设计
①根据舍入与检测电路功能,可得到输入输出表如下
B8
B4
B2
B1
F1
F2
0
0
0
0
0
0
0
0
0
1
0
1
0
0
1
0
0
1
0
0
1
1
0
0
0
1
0
0
0
1
0
1
0
1
1
0
0
1
1
0
1
0
0
1
1
1
1
1
1
0
0
0
1
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
1
1
1
1
1
0
0
1
0
1
1
0
1
1
1
1
1
1
0
1
1
1
1
1
1
1
0
②由上做出相应的卡诺图
F2卡诺图
\B8B4
B2B1\
00
01
11
10
00
0
1
d
1
01
1
0
d
0
11
0
1
d
d
10
1
0
d
d
F1卡诺图
\B8B4
B2B1\
00
01
11
10
00
0
0
d
1
01
0
1
d
1
11
0
1
d
d
10
0
1
d
d
化简卡诺图可得表达式:
F2=B8B4B2B1
③于是可得其逻辑电路图:
=1
B8
=1
F2
B4
B2
=1
B1
1
&
&
F1
&
实验步骤
1.按要求预先设计好逻辑电路图;
2.按照所设计的电路图接线;
3.接线后拨动开关,观察结果并记录。
实验体会
本次是第一次实验,主要了解了实验平台,同时需要我们将自己设计好的电路,用实验台上的芯片来实现。
由于实验所使用的线很多,芯片的接口也多,所以一定要细心,分清楚连接芯片的输入、输出端,以免接错线。
§实验二同步时序逻辑电路设计
实验目的
掌握同步时序逻辑电路实验的设计方法,验证所设计的同步时序逻辑电路,加深对“同步”和“时序”这两个名词的理解。
实验器材
双D触发器组件2片,型号为74SL74
负沿双JK触发器组件2片,型号为74SL73
二输入四与非门组件2片,型号为74SL00
二输入四或非门组件1片,型号为74SL02
三输入三与非门组件1片,型号为74SL10
二输入四异非门组件1片,型号为74SL86
六门反向器组件2片,型号为74SL04
实验内容
A:
同步模4可逆计数器
可逆计数器
X为控制变量,当X=0时进行加1计数;X=0时进行减1计数。
Y2、Y1为计数状态。
Z为进位或
借位输出信号。
Y2
Y1
X
CP
Z
B:
1001序列检测器
序列检测器
在输入端X上串行输入随机二进制代码,输入信号为电平信号。
每当输入的代码中出现“1001”序列时,在输出端Z产生一个高电平,即Z=1,其他情况下Z=0。
X
Z
CP
典型输入、输出序列如下:
X:
0100101011001001
Z:
0000100000001001
实验前准备
▽内容A:
模4可逆计数器
①状态图
②状态表
现态
y2y1
次态y2n=1y1n=1
X=0
X=1
0
0
0
1
1
1
0
1
1
0
0
0
1
0
1
1
0
1
1
1
0
0
1
0
③采用JK触发器,由状态表和触发器激励表可作出激励函数的卡诺图,根据卡诺图,得J2、J1、K2、K1、Z的表达式为
④根据化简结果,画出逻辑电路图
▽内容B:
1001序列检测器
①状态图及状态表
现态
次态/输出
x=0
x=1
A
A/0
B/0
B
C/0
B/0
C
D/0
B/0
D
A/0
E/1
E
C/0
B/0
②分别用00,,01,11,10表示A、B、D、C四种状态,并选用D触发器,可列出激励函数和输出函数真值表如下:
输入
现态
次态
激励函数
输出
X
y2
y1
y2n+1y1n+1
D2D1
Z
0
0
0
0
0
0
0
0
1
0
0
0
1
0
1
0
0
0
1
1
1
1
1
0
1
0
1
0
1
0
1
0
0
1
0
0
0
0
0
0
1
1
0
0
1
0
1
1
0
1
1
1
0
1
0
0
1
1
1
0
1
0
1
0
③卡诺图如图所示
y1\xy2
00011011
0
1
1
1
y1\xy2
00011011
0
1
1
1
1
1
1
于是得到激励函数、输出函数表达式
④由激励函数和输出函数表达式,画出电路图如下:
实验步骤
1.按照题设要求预先设计好逻辑电路图;
2.按照所设计的电路图接线;
3.将电路的输入端X接至试验台数据开关K,拨动开关便可输入二进制码。
将电路的时钟脉冲接至实验台单脉冲Pi,每拨动一次开关按一下单脉冲键,以便将给定输入序列送入检测器,电路的输出端接试验台显示灯L;
4.观察结果并适当记录。
实验体会
本次实验内容较多,如果实验前不预习,不事先画好逻辑电路图,仅仅在实验课上要比较圆满的完成实验,是不太可能的。
所以实验前,一定要做好预习,做实验时就只需要根据实验电路图连线,测试结果并排错。
§实验三异步时序逻辑电路设计
实验目的
熟悉并掌握脉冲异步时序逻辑电路的分析方法,加深对异步时序逻辑电路的理解。
掌握电平异步时序逻辑电路实验的设计方法及如何消除临界竞争。
实验器材
双JK触发器芯片2片,型号为74LS73
二输入四与门芯片1片,型号为74LS08
二输入四与非门芯片2片,型号为74LS00
三输入三与非门芯片2片,型号为74LS10
六门反向器1片,型号为74SL04
实验内容
用电平异步时序逻辑电路实现下降沿触发的D触发器(无空翻)。
典型的输入输出时间图如下:
X2(CP)
X1(D)
Z(Q)
实验前准备
①状态分布图如下:
X2(CP)
X1(D)
Z(Q)
1②①③④⑤⑥⑦①③④⑤⑧⑤⑥⑦⑥⑤
②流程表
二次状态
Y
激励函数Y/输出Z
X1X2=00
X1X2=01
X1X2=11
X1X2=10
1
①/0
3/0
d/d
2/0
2
1/0
d/d
4/0
②/0
3
1/0
③/0
4/0
d/d
4
d/d
3/0
④/0
5/d
5
8/1
d/d
6/1
⑤/1
6
d/d
7/1
⑥/1
5/1
7
1/d
⑦/1
6/1
d/d
8
⑧/1
7/1
d/d
5/1
③由流程表可得相容行:
(1,2),(1,3),(2,3),(5,6),(5,8),(6,7),(6,8)。
1
④合并图
8
2
3
7
4
6
5
由合并图可知,最大相容行类为(1,2,3),(5,6,8),(4),(7),分别用A,B,C,D代替,得最简流程表,如下:
二次状态
Y
激励函数Y/输出Z
X1X2=00
X1X2=01
X1X2=11
X1X2=10
A
A/0
A/0
C/0
A/0
B
B/1
D/1
B/1
B/1
C
d/d
A/0
C/0
B/d
D
A/d
D/1
B/1
d/d
⑤状态相邻图
C
A
B
D
⑥状态编码
A
00
B
11
C
10
D
01
⑦二进制流程表
二次状态
Y2Y1
激励函数Y2Y1/输出Z
X1X2=00
X1X2=01
X1X2=11
X1X2=10
00
00/0
00/0
10/0
00/0
01
00/d
01/1
11/1
dd/d
11
11/1
01/1
11/1
11/1
10
dd/d
00/1
10/1
11/d
⑧由二进制流程表可得输出表达式
,
,
为消除险象,采用增加冗余项法,得表达式:
⑨可得逻辑电路图
Y1
Y2
&
&
&
&
&
&
&
X2
1
Z
X1
实验步骤
1.根据实验内容预先设计逻辑电路图;
2.按照所设计的逻辑电路图接线;
3.观察与测试结果。
实验结果
波形模拟结果
实验体会
异步时序逻辑电路的设计是比较难的,关键在于实验前要结合数字逻辑教材上的设计过程,正确画出流程图及化简,先设计好逻辑电路,再连线测试就很简单了。
§实验四常用中规模集成电路的VHDL设计
实验目的
1.进一步熟悉Lattice公司EDA开发系统ispLEVER软件开发平台的操作。
2.学习及提高VHDL的设计能力。
3.根据不同的功能要求编写与之对应的优质高效VHDL代码。
实验器材
DICE-SEM型实验箱
ispLSI1032下载板
JTAG下载电缆
实验内容:
计数器的设计
设计一个能清0、置数和进位输出的增1/减1的4位二进制计数器,如图所示:
输入信号CLR为清0端,信号LD为置数端,将A、B、C、D的输入值送到计数器中,并立即在Qa、Qb、Qc、Qd中输出。
输入信号M为模式选择端,当M=1时加1计数,当M=0时减1计数。
当CP端输入一个上升沿信号时进行一次计数,计数有进位/借位时Qcc端输出一个负脉冲。
VHDL源代码:
libraryieee;
useieee.std_logic_1164.all;
useieee.std_logic_unsigned.all;
entitycounteris
port
(
clk:
instd_logic;
clr:
instd_logic;
m:
instd_logic;
d:
instd_logic_vector(3downto0);
ld:
instd_logic;
q:
outstd_logic_vector(3downto0);
qcc:
outstd_logic);
end;
ARCHITECTUREcounterOFcounteris
signaltemp_count:
std_logic_vector(3downto0);
BEGIN
q<=temp_count;
updown_counter:
process(clr,clk,m,ld,d)--敏感变量表
BEGIN
if(clr='0')THEN
temp_count<="0000";--输出清零
elsif(ld='0')then
temp_count<=d;--植入设定植
elsif(clk='1'andclk'last_value='0'andclk'event)
then--CLK接受上升沿脉冲
if(m='1')then
qcc<='1';
temp_count<=temp_count+'1';
if(temp_count="1111")thenqcc<='0';
endif;
elsetemp_count<=temp_count-'1';--减计数器
qcc<='1';
if(temp_count="0000")thenqcc<='0';
endif;
endif;
endif;
ENDPROCESSupdown_counter;
ENDcounter;
实验步骤
1.编写符合要求的VHDL代码;
2.对代码进行编译;
3.建立仿真波形,并对其中的某一段波形进行检测来检验程序是否正确;
4.将PC机和JTAG接口通过电缆相连,把熔丝图文件下载到PDL器件上;
5.调试PDL电路。
实验结果
波形仿真结果:
其中,D[0]~D[3]依次为输入端,Q[0]~Q[3]依次为输出端。
实验体会
第一次接触到用软件对硬件进行仿真,初步学会了用VHDL编程语言来设计电路,感觉VHDL编程还是很强大的。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字逻辑 数电 实验报告 数字 逻辑 实验 报告