计算机组成存储系统习题Word文档格式.docx
- 文档编号:22325055
- 上传时间:2023-02-03
- 格式:DOCX
- 页数:31
- 大小:8.68MB
计算机组成存储系统习题Word文档格式.docx
《计算机组成存储系统习题Word文档格式.docx》由会员分享,可在线阅读,更多相关《计算机组成存储系统习题Word文档格式.docx(31页珍藏版)》请在冰豆网上搜索。
B.EPROM是可改写的,但它不能用作为随机存储器用
C.EPROM只能改写一次,故不能作为随机存储器用
D.EPROM是只能改写一次的只读存储器
10.通常计算机的主存储器可采用()
A.RAM和ROMB.ROMC.RAMD.RAM或ROM
11.存储器采用部分译码法片选时()
A.不需要地址译码器B.不能充分利用存储器空间C.会产生地址重叠D.CPU的地址线全参与译码
12.在主存和CPU之间增加高速缓冲存储器的目的是()
A.解决CPU和主存之间的速度匹配问题B.扩大主存容量C.扩大CPU通用寄存器的数目D.即扩大主存容量又扩大CPU中通过寄存器的数量
13.在程序的执行过程中,Cache与主存的地址映射是由()
A.操作系统来管理的B.程序员调度的C.由硬件自动完成的D.由软、硬件共同完成的
14.采用虚拟存储器的目的()
A.提高主存的速度B.扩大辅存的存取空间C.扩大主存的存取空间D.扩大存储器的寻址空间
15.常用的虚拟存储器寻址系统由()两级
A.主存—辅存B.Cache—主存C.Cache—辅存D.控件—主存
三、判断题
1.存取周期是指启动一次存储器操作到完成该操作所需的时间。
2.CPU访问存储器的时间是由存储体的容量决定的,存储容量越大,访问存储器所需时间就越长。
访问存储器所需时间就越长。
3.随机存储器需要定时地进行刷新。
4.因为动态存储器是破坏性读出,所以必须不断地刷新。
5.断电后,RAM中的数据不会丢失。
6.动态RAM的异步刷新方式没有读写死区。
7.断电后,EEPROM中的数据不会丢失。
8.一般情况下,ROM和RAM在存储体中是统一编址的。
9.用户编程的地址称为虚地址,通常虚地址的范围要比实地址大得多。
四、简答题
1.说明SRAM的组成结构,与SRAM相比,DRAM在电路组成上有什么不同之处?
2.DRAM存储器为什么要刷新?
采用何种方式刷新?
3.存储器系统的层次结构可以解决什么问题?
实现存储器层次结构的先决条是什么?
用什么来度量?
五、分析题
1.某计算机系统字长32位,主存以字节编址,试画了存储器字地址和字节地址的分配情况示意图。
2.有一个16K×
16的存储器,由1K×
4的DRAM芯片(内部结构为64×
64)构成,问:
(1)采用异步刷新方式,如最大刷新间隔为2ms,则相邻两行之间的刷新间隔是多少?
(2)如采用集中刷新方式,存储器刷新一遍最少用多少个刷新周期为0.5us,死区占多少时间?
死时间率为多少?
3.某存储器容量为4KB,其中:
ROM2KB,选用EPROM2K×
8;
RAM2K×
RAM2KM,选用RAM1K×
地址线A15~A0。
写出全部片选信号的逻辑式。
4.要求用128K×
16的SRAM芯片组成512K×
16的随机存储器,用64K×
16的EPROM芯片组成128K×
16的只读存储器。
试问:
(1)数据寄存器多少位?
(2)地址寄存器多少位?
(3)两种芯片各需多少片?
(4)若EPROM的地址从00000H开始,RAM的地址从60000H开始,写出各芯片的地址分配情况。
六、设计题
1.某机CPU可提供16条地址线,8条数据线,1条控制线(R/
),R/
=1表示读,R/
=0表示写。
现用存储器容量为8KB。
拟采用2K×
4的芯片。
(1)画出CPU与RAM之间的连接图(译码器自定)。
(2)说明该RAM的地址范围。
2.某机CPU可寻址的最大存储空间为64KB,存储器按字节编址,CPU的数据总线宽度为8位,可提供一个控制器信号为
。
目前系统中使用的存储器容量为8KB,其中:
4KB为ROM。
拟采用容量为2K8的ROM芯片,其地址范围为0000H0FFFH。
(1)需RAM和ROM芯片各多少片?
(2)画出CPU与存储器之间的连接图(译码器自定)
3.某机CPU可输出数据线8条(D7~D0),地址线20条(A19~A0),控制线1条(
)。
目前使用的存储空间为48KB,其中:
16KB为ROM,拟用8K×
8位的ROM芯片;
32KB为RAM,拟用16K×
4的RAM芯片。
(1)需要两种芯片各多少片?
(2)画出CPU与存储器之间的连线图(译码器自定)。
(3)写出ROM和RAM的地址范围。
4.某微机的寻址范围为64KB,其存储器选择器信号为M,接有8片8KB的存储器,试回答下列问题:
(1)画出选片译码逻辑图
(2)写出每片RAM的寻址范围
(3)如果运行时发现不论往哪片存储器存放8KB数据,以A000H起始地址的存储芯片都有相同的数据,分析故障原因。
(4)若发现译码器中的地址线A13与CPU断线,并搭接到高电平的故障,问后果如何?
5.设CPU有16根地址线,8根数据线,并用
作访存控制信号,用R/
作为读写命令信号。
自选各类存储芯片,画出CPU与存储芯片的连接图。
要求:
(1)最大8KB地址是系统程序区,与其相邻的8KB地址是系统程序工作区,最小16KB地址是用户程序区。
(2)写出每片存储芯片的类型及地址范围(用十六进制表示)
(3)用一个3-8译码器或其他门电路(门电路自定)详细画出存储芯片的选片逻辑
6.利用2716(2K×
8)、2114(1K×
4)和8205(或74LS138)等集成电路为8位微机设计一个容量为4KBROM、2KBRAM的存储子系统(ROM安排在主存的低端,RAM紧靠ROM)。
要求写出设计步骤。
7.某半导体存储器容量9K×
8,其中ROM区4K×
8,可选EPROM芯片2K×
8/片。
RAM区5K×
8,可选SRAM芯片2K×
4/片,1K×
4/片,地址总线A15~A0(低),数据总线D7~D0(低)。
R/W控制读、写。
若有控制信号
(1)设计并画出该存储器逻辑图
(2)注明地址分配与片选逻辑式及片选信号极好性
8.通常主存储器由RAM和ROM组成,试用图5-16所示的两种芯片(2732和6264)设计一个8位微机系统的主存储器,要求:
系统程序区8KB,从0000H地址开始;
用户程序区40KB,从4000H地址开始。
请指出每种芯片各需要多少块?
写出各芯片的地址分配,画出该存储器的逻辑框图(注意地址线、数据线和控制线的连接)。
提示:
首先根据芯片的管脚图确定出每个芯片的类型(RAM或ROM)和芯片的容量。
答案
若十进制数据为137.5则其八进制数为()。
A.89.8 B.211.4 C.211.5 D.1011111.101
若十进制数为132.75,则相应的十六进制数为( )。
A.21.3 B.84.c C.24.6 D.84.6
若十六进制数为A3.5,则相应的十进制数为( )。
A.172.5 B.179.3125 C.163.3125 D.188.5
若二进制数为1111.101,则相应的十进制数为( )。
A.15.625 B.15.5 C.14.625 D.14.5
若十六进制数为B5.4,则相应的十进制数为( )。
A.176.5 B.176.25 C.181.25 D.181.5
如果X为负数,由[X]补求[-X]补是将( )。
A.[X]补各值保持不变B.[X]补符号位变反,其它各位不变
C.[X]补除符号位外,各位变反,未位加1D.[X]补连同符号位一起各位变反,未位加1
若x补=0.1101010,则x原=( )。
A.1.0010101 B.1.0010110 C.0.0010110 D.0.1101010
若x=1011,则[x]补=( )。
A.01011 B.1011 C.0101 D.10101
若[X]补=1.1011,则真值X是( )。
A.-0.1011 B.-0.0101 C.0.1011 D.0.0101
设有二进制数x=-1101110,若采用8位二进制数表示,则[X]补( )。
A.11101101 B.10010011 C.00010011 D.10010010
若[X]补=0.1011,则真值X=( )。
A.0.1011 B.0.0101 C.1.1011 D.1.0101
若定点整数64位,含1位符号位,补码表示,则所能表示的绝对值最大负数为( )。
A.-264 B.-(264-1) C.-263 D.-(263-1)
某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。
A.2-9 B.2-8 C.1- D.2-7
n+1位的定点小数,其补码表示的是( )。
A.-1≤x≤1-2-n B.-1<x≤1-2-n
C.-1≤x<1-2-n D.-1<x<1-2-n
定点小数反码[x]反=x0.x1…xn表示的数值范围是( )。
A.-1+2-n<x≤1-2-n B.-1+2-n≤x<1-2-n
C.-1+2-n≤x≤1-2-n D.-1+2-n<x<1-2-n
一个n+1位整数原码的数值范围是( )。
A.-2n+1<x<
2n-1 B.-2n+1≤x<2n-1
C.-2n+1<x≤2n-1 D.-2n+1≤x≤2n-1
设某浮点数共12位。
其中阶码含1位阶符共4位,以2为底,补码表示;
尾数含1位数符共8位,补码表示,规格化。
则该浮点数所能表示的最大正数是( )。
A.27 B.28 C.28-1 D.27-1
若采用双符号位,则发生正溢的特征是:
双符号位为( )。
A.00 B.01 C.10 D.11
加法器中每一位的进位生成信号g为( )。
A.xi+yi B.xiyi C.xiyici D.xi+yi+ci
多位二进制加法器中每一位的进位传播信号p为( )。
A.xi+yi B.xiyi C.xi+yi+ci D.xiyici
若采用双符号位补码运算,运算结果的符号位为01,则( )。
A.产生了负溢出(下溢) B.产生了正溢出(上溢)
C.结果正确,为正数D.结果正确,为负数
在原码一位乘中,当乘数Yi为1时,( )。
A.被乘数连同符号位与原部分积相加后,右移一位
B.被乘数绝对值与原部分积相加后,右移一位
C.被乘数连同符号位右移一位后,再与原部分积相加
D.被乘数绝对值右移一位后,再与原部分积相加
原码乘法是( )。
A.先取操作数绝对值相乘,符号位单独处理
B.用原码表示操作数,然后直接相乘
C.被乘数用原码表示,乘数取绝对值,然后相乘
D.乘数用原码表示,被乘数取绝对值,然后相乘
原码加减交替除法又称为不恢复余数法,因此( )。
A.不存在恢复余数的操作
B.当某一步运算不够减时,做恢复余数的操作
C.仅当最后一步余数为负时,做恢复余数的操作
D.当某一步余数为负时,做恢复余数的操作
原码乘法是指( )。
A.用原码表示乘数与被乘数,直接相乘
B.取操作数绝对值相乘,符号位单独处理
C.符号位连同绝对值一起相乘
D.取操作数绝对值相乘,乘积符号与乘数符号相同
浮点加减中的对阶的( )。
A.将较小的一个阶码调整到与较大的一个阶码相同
B.将较大的一个阶码调整到与较小的一个阶码相同
C.将被加数的阶码调整到与加数的阶码相同
D.将加数的阶码调整到与被加数的阶码相同
在堆栈寻址中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。
如果进栈操作顺序是:
(SP)-1→SP,(A)→Msp;
那么出栈操作的顺序应是( )。
A.(Msp)→A,(SP)+1→SPB.(SP)+1→SP,(Msp)→A
C.(SP)-1→SP,(Msp)→AD.(Msp)→A,(SP)-1→SP
在按字节编址的存储器中,每个编址单元中存放( )。
A.1位 B.8位 C.16位 D.32位
在CPU的状态寄存器中,常设置以下状态位:
零标志位(Z),负标志位(N), 和 。
如指令中给出形式地址为D,则间接寻址方式获得操作数的有效地址为 。
如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向 的。
为了缩短指令中某个地址段的位数,有效的方法是采取( )。
A.立即寻址 B.变址寻址C.间接寻址 D.寄存器寻址
堆栈指针SP的内容是( )。
A.栈顶单元内容B.栈顶单元地址C.栈底单元内容D.栈底单元地址
采用直接寻址方式,则操作数在( )中。
A.主存 B.寄存器 C.直接存取存储器 D.光盘
零地址指令的操作数一般隐含在( )中。
A.磁盘 B.磁带 C.寄存器 D.光盘
假设寄存器R中的数值为200,主存地址为200和300的地址单元中存效的内容分别是300和400,则什么方式下访问到的操作数为200( )。
A.直接寻址200B.寄存器间接寻址(R)C.存储器间接寻址(200)D.寄存器寻址R
单地址指令( )。
A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理
C.无处理双操作数的功能
D.既能对单操作数进行加工处理,也能在隐含约定另一操作数(或地址)时,对双操作数进行运算
反映计算机基本功能的是( )。
A.操作系统 B.系统软件C.指令系统 D.数据库系统
在大多数情况下,一条机器指令中是不直接用二进制代码来指定( )。
A.下一条指令的地址B.操作的类型C.操作数地址D.结果存放地址
在存储器堆栈中,若栈底地址为A,SP指针初值为A-1,当堆栈采用从地址小的位置向地址大的位置生成时,弹出操作应是( )。
A.先从堆栈取出数据,然后SP指针减1B.先从堆栈取出数据,然后SP指针加1
C.SP指针先加1,然后从堆栈取出数据D.SP指针先减1,然后从堆栈取出数据
转移指令执行结束后,程序计数器PC中存放的是( )。
A.该转移指令的地址B.顺序执行的下条指令地址
C.转移的目标地址D.任意指令地址
1第一台全自动电子计算机ENIAC于()诞生。
A)1945.2B)1946.2C)1947.2D)1948.2
2第一台电子计算机使用的逻辑部件是
A)集成电路B)大规模集成电路C)晶体管D)电子管
3早期的计算机是用来进行
A)科学计算B)系统仿真C)自动控制D)动画设计
4办公自动化是计算机的一项应用,按计算机应用的分类,它属于
A)科学计算B)实时控制C)数据处理D)辅助设计
5在计算机应用中,"
计算机辅助设计"
的英文缩写为
A)CADB)CAMC)CAED)CAT
6"
计算机辅助制造"
的常用英文缩写是
A)CADB)CAIC)CATD)CAM
7在计算机应用中,"
计算机辅助教育"
A)CAIB)CATC)CMID)CBE
8IBM"
深蓝"
计算机内的国际象棋竞赛程序所代表的计算机应用领域是()
A.科学计算B.人工智能C.数据处理D.过程控制
9计算机能够自动按照人们的意图进行工作的最基本思想是()
A.采用逻辑部件B.存储程序和数据C.控制代码D.总结结构
10世界上首次提出存储程序计算机体系结构的科学家是
A.莫奇莱B.艾仑.图灵C.乔治.布乐D.冯.诺依曼
11计算机能够自动工作,主要是因为采用了
A)二进制数制B)高速电子元件C)存储程序控制D)程序设计语言
12完整的计算机硬件系统一般包括外部设备和()
A)运算器和控制器B)存贮器C)主机D)中央处理器
13计算机系统由
A)主机和系统软件组成B)硬件系统和应用软件组成C)硬件系统和软件系统组成D)微处理器和软件系统组成
14一条计算机指令中规定其执行功能的部分称为
A)源地址码B)操作码C)目标地址码D)数据码
15为解决某一特定问题而设计的指令序列称为
A)文档B)语言C)程序D)系统
16系统软件中最基础的是
A)操作系统B)语言处理程序C)工具软件D)数据库管理系统
单项选择题:
1.下列_____是冯•诺依曼机工作方式的基本特点。
A多指令流和单数据流B按地址访问并顺序执行指令C堆栈操D存储器按内容选择地址
2.完整的计算机系统应包括____。
A运算器、存储器、控制器B外部设备和主机
C主机和应用程序D配套的硬件设备和软件系统
3.CPU存取速度的比较,下列正确的是____。
ACache>
内存>
寄存器BCache>
寄存器>
内存
C寄存器>
Cache>
内存D寄存器>
Cache
4.存放欲执行指令的寄存器是____,跟踪下一条要执行的指令的地址的寄存器是____。
A MAR B PC CMDRD IR
5.计算机系统中的存储器系统是指____,没有外部存储器的计算机监控程序可以存放在___.
A MAR,CPUB ROM,RAM
C 主存储器,RAM和ROMD主存储器和外存储器,ROM
6.对计算机语言执行速度的比较,下列正确的是____。
A机器语言>
C++>
汇编语言BC++>
机器语言>
汇编语言
C机器语言>
汇编语言>
C++D汇编语言>
机器语言
7.下列____属于系统软件.
A信息管理软件B数据库系统
C辅助设计软件D数据库管理系统
8.以下说法错误的是____。
A硬盘式外部设备
B软件的功能与硬件的功能在逻辑上是等效的
C硬件实现的功能一般比软件实现具有更高的执行速度
D软件的功能不能用硬件取代
9关于编译程序和解释程序下面说法错误的是____。
A编译程序和解释程序的作用都是将高级语言程序转换成机器语言程序
B编译程序编译时间较长,运行速度较快
C硬件实现的功能,运行速度也较快
D解释程序将源程序翻译成机器语言,并且翻译一条以后,立即执行这条语句
10下面各项中为用户提供一个基本的操作界面的是____。
A系统软件B应用软件C硬件软件DCPU
11下列关于机器字长、指令字长、存储字长说法正确的是____。
A三者在数值上总是相等的B机器字长和存储字长是等价的
C三者在数值上可能不等D指令字长取决于机器字长
12下列说法错误的是____。
A计算机的机器字长是指数据存储与运算的基本单位
B寄存器由触发器构成
C计算机一个字的长度都是32位
D磁盘的部分顺序存储器
13下列关于“兼容”的叙述,正确的是____。
A指计算机软件与硬件之间的通用性,通常在同一系列不同型号的计算机间存在
B指计算机软件或硬件的通用性,及他们在任何计算机间可以通用
C指计算机软件或硬件的通用性,通常在同一系列不同型号的计算机间通用
D指软件在不同系列计算机可以通用,而硬件不能通用
14CPU的CPI与下列哪个因素无关____
A时钟频率B系统结构C指令集D计算机组织
15关于CPU的主频、CPI、MIPS|、MFLOPS说法正确的是____。
ACPU主频是指CPU系统执行指令的频率,CPI是执行一条指令平均使用的频率
BCPI是执行一条指令平均使用CPU时钟的个数,MIPS描述一条CPU指令
CMIPS是描述CPU执行指令的频率,MFLOPS是计算机系统的浮点指令
DCPU主频是指CPU系统使用时钟脉冲频率,CPI指平均每条指令执行所需CPU时钟数
综合应用题
1说明翻译程序、汇编程序、编译程序、解释程序的区别和联系?
2说明机器字长、指令字长、存储字长的区别和联系?
3设主存储器容量为64K×
32位,并且指令字长、存储字长、机器字长三者相等。
写出MAR、MDR、IR、ACC、MQ、X的位数。
4用一台40MHz的处理器执行标准测试程序,她所包含的混合指令数和相应所需时钟周期见表。
求有效的CPI、MIPS速率和程序的执行时间。
指令类型CPI指令混合比
算术和逻辑160%
高速缓存命中的访存218%
转移412%
高速缓存失效的访存810%
5微机A和B采用不同主频的CPU芯片,片内逻辑电路完全相同。
1)若A机的CPU主频为8MHz,B机为12MHz,则A机的CPU时钟周期为多少?
2)若A机的平均指令执行速度为0.4MIPS,那么A机的平均指令周期为多少?
3)B机的平均指令执行速度为多少?
单项选择题
1下列不同进位计数制得数中,最大的数是____。
A(0.101)2B(0.62)10C(0.52)8D(0.75)16
2在____进位计数制下,有53+247=211。
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 存储系统 习题