南昌大学考试电子线路与数字逻辑期末考试答案.docx
- 文档编号:23098497
- 上传时间:2023-04-30
- 格式:DOCX
- 页数:12
- 大小:222.42KB
南昌大学考试电子线路与数字逻辑期末考试答案.docx
《南昌大学考试电子线路与数字逻辑期末考试答案.docx》由会员分享,可在线阅读,更多相关《南昌大学考试电子线路与数字逻辑期末考试答案.docx(12页珍藏版)》请在冰豆网上搜索。
南昌大学考试电子线路与数字逻辑期末考试答案
—南昌大学考试试卷—
【适用时间:
2016~2017学年第一学期试卷类型:
[A]卷】
教
师
填
写
栏
课程编号:
J8000G0006
试卷编号:
B2002
课程名称:
电子线路与数字逻辑
开课学院:
软件学院
考试形式:
闭卷
适用班级:
软件工程161-1614
考试时间:
120分钟
试卷说明:
1、本试卷共7页。
2、本次课程考试可以携带的特殊物品:
。
3、考试结束后,考生不得将试卷、答题纸和草稿纸带出考场。
题号
一
二
三
四
五
六
七
八
九
十
总分
累分人
签名
题分
15
15
30
40
100
得分
考
生
填
写
栏
考生姓名:
考生学号:
所属学院:
所属班级:
所属专业:
考试日期:
考生
须知
1、请考生务必查看试卷中是否有缺页或破损。
如有立即举手报告以便更换。
2、严禁代考,违者双方均开除学籍;严禁作弊,违者取消学位授予资格;
严禁自备草稿纸、携带手机试、携带小抄等入场,违者按考试违规处理。
考生
承诺
本人知道考试违纪、作弊的严重性,将严格遵守考场纪律,如若违反则愿意接受学校按有关规定处分!
考生签名:
一、填空题:
(每空1分,共15分)
得分
评阅人
1、十进制数(30)10=()2=()16=()8。
2、二进制数(111010)2=()8421BCD。
3、-10010的补码是。
4、2016个“1”异或的结果是。
5、逻辑函数
的对偶表达式为。
6、逻辑函数
在真值表中使得F=1的状态的数量为。
7、n个触发器组成的计数器最多可以组成进制的计数器。
8、TTL与非门电路的外部特性参数中,越大,在输入低电平时的抗干扰能力越强。
9、5个D触发器构成环形计数器,其计数长度为。
10、优先编码器74LS148的IS接0,输入
,则输出
。
11、当4路数据选择器的选择控制变量A1、A0接变量A、B,数据输入端D0、D1、D2、D3依次接C、0、0、C时,电路的输出W的表达式为。
12、图中555定时器构成多谐振荡器,其输出矩形波的周期表达式为;若取R1=2R2,则输出矩形波的占空比为。
二、选择题:
(每题3分,共15分)
得分
评阅人
1、中规模集成电路5G555可构成多种功能电路,其中最适合用作定时和延迟功能的是()。
A.多谐振荡器B.基本RS触发器C.单稳态触发器D.施密特触发器
2、一个5位二进制加法器,从初态00000开始计数,经过200个输入脉冲后,次计数器的状态为()。
A.01001B.01010C.01000D.00100
3、已知某触发的特性表如下(A、B为触发器的输入)其输出信号的逻辑表达式为()。
A
B
Qn+1
说明
0
0
Qn
保持
0
1
0
置0
1
0
1
置1
1
1
Qn
翻转
A.Qn+1=AB.
C.
D.Qn+1=B
4、下列不属于组合逻辑电路的是()。
A.数据分配器B.寄存器C.数据选择器D.优先编码器
5、有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是()。
A.1011--0110--1100--1000--0000B.1011--0101--0010--0001--0000
C.1011--1100--1101--1110--1111D.1011--1010--1001--1000--0111
三、分析题:
(共30分)
得分
评阅人
1、试用代数法化简下列逻辑函数为最简“与或”表达式。
(5分)
2、用卡诺图化简
,化为最简与或表达式。
(5分)
3、下列函数描述的电路是否可能发生竞争?
竞争结果是否会产生险象?
什么情况下产生险象?
若产生险象,试用增加冗余项的方法消除。
(5分)
(1)
(2)
(3)
4、分析如图所示组合逻辑电路的功能。
(5分)
5、试用“代数法”分析图示逻辑电路(按步骤依次求解,画出状态表和状态图)。
假定电路初始状态为“00”,说明该电路逻辑功能。
(无需假定输入序列作时间图)(10分)
四、设计题:
(共40分)
得分
评阅人
1、试利用常用中规模4位二进制加法器74161实现一个55进制的计数器,要求各芯片时钟同步,且注意必须用预置数方法设计,要求画出接线图,允许附加适当的门电路实现。
(10分)
74161功能表如下:
芯片逻辑符号如下(CO为进位输出):
2、用一片3线-8线译码器74LS138和必要的门电路实现下列逻辑函数表达式。
(15分)
3、用与非门设计一个组合电路,该电路输入为1位十进制数的2421码,当输入的数字为素数时,输出F为1,否则F为0。
(15分)
2017电子线路与数字逻辑期末考试A卷答案
一、填空题(每空1分,共15分)
1、
2、
3、
4、0
5、
6、7
7、2n
8、关门电平Voff
9、5
10、010
11、
12、
、75%
二、选择题(每题3分,共15分)
CCCBA
三、分析题(共30分)
1、
(按步骤各1分,共5分)
2、
或者
(卡诺图2分,化简3分,共5分)
3、
(1)F中没有变量同时以原变量和反变量形式出现,故不会产生竞争与冒险现象。
(1分)
(2)画出函数F表达式对应的卡诺图,图中函数的各个与项对应的卡诺圈不相切,故不会产生竞争与冒险现象。
(1分)
(3)作出函数卡诺图,当B=C=1时,卡诺圈“相切”,A变化将发生竞争并产生险象。
可增加冗余项
消除险象。
加入冗余项后表达式为
(3分)
4、写出表达式
………….(2分)
画出真值表(可不画真值表)
当输入A、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。
所以这个电路实际上是一种3人表决用的组合电路:
只要有2票或3票同意,表决就通过。
…….(3分)
5、
(1)激励和输出函数………….(2分)
(2)电路的次态方程组………….(2分)
(3)状态表和状态图………….(3分)
(4)电路功能
由状态图知,该电路是“111序列检测器”,当连续输入三个或三个以上1时,输出为1。
………….(3分)
四、设计题(共40分)
1、共10分,与非门连线错误扣5分,其余部分错误酌情扣分
2、三个函数各5分,共15分
上图中F1-F3方向标反,从上到下依次是F1、F2、F3
3、
(1)列真值表
设1位十进制数的2421码用ABCD表示,当ABCD表示的1位十进制数为素数2,3,5,7时,输出F为1,否则F为0。
真值表如下。
………….(3分)
(2)求输出函数
………….(4分)
(3)化简、变换
……………….(4分)
(4)画逻辑电路图
……………….(4分)
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 南昌大学 考试 电子线路 数字 逻辑 期末考试 答案