电子工程师常见面试题.docx
- 文档编号:4716648
- 上传时间:2022-12-07
- 格式:DOCX
- 页数:7
- 大小:29.22KB
电子工程师常见面试题.docx
《电子工程师常见面试题.docx》由会员分享,可在线阅读,更多相关《电子工程师常见面试题.docx(7页珍藏版)》请在冰豆网上搜索。
电子工程师常见面试题
电子工程师常见面试题
模拟电路 1、 基尔霍夫定理的内容是什么?
基尔霍夫电流定律是一个电荷守恒定律,即在一个电路中流入一个节点的电 荷与流出同一个节点的电荷相等.基尔霍夫电压定律是一个能量守恒定律,即在 一个回路中回路电压之和为零. 2、平板电容公式(C=εS/4πkd)。
3、最基本的如三极管曲线特性。
4、描述反馈电路的概念,列举他们的应用。
5、负反馈种类;负反馈的优点 6、放大电路的频率补偿的目的是什么,有哪些方法?
7、频率响应,如:
怎么才算是稳定的,如何改变频响曲线的几个方法。
8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。
9、基本放大电路种类,优缺点,特别是广泛采用差分结构的原因。
10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。
11、画差放的两个输入管。
12、画出运放构成加法、减法、微分、积分运算的电路原理图。
并画出 一个晶体管级的运放电路。
13、用运算放大器组成一个10倍的放大器。
14、给出一个简单电路,让你分析输出电压的特性, 并求输出端某点的rise/fall时间。
(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C上 电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高 通滤波器,何为低通滤波器。
当RC 路的输出波形图。
16、有源滤波器和无源滤波器的原理及区别?
17、有一时域信号S=V0sin(2pif0t)+V1cos(2pif1t)+2sin(2pif3t+90),当 其通过低通、带通、高通滤波器后的信号表示方式。
18、选择电阻时要考虑什么?
19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平,这个 单管你会用P管还是N管,为什么?
20、给出多个mos管组成的电路求5个点的电压。
(Infineon笔试试题) 21、电压源、电流源是集成电路中经常用到的模块,请画出你知道的线路 结构,简单描述其优缺点。
22、画电流偏置的产生电路,并解释。
23、史密斯特电路,求回差电压。
24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之 一周期....) 25、LC正弦波振荡器有哪几种三点式振荡电路,分别画出其原理图。
26、VCO是什么,什么参数(压控振荡器?
) 27、锁相环有哪几部分组成?
28、锁相环电路组成,振荡器。
29、求锁相环的输出频率,给了一个锁相环的结构图。
30、如果公司做高频电子的,可能还要RF知识,调频,鉴频鉴相之类,不 一一列举。
31、一电源和一段传输线相连,画出终端处波形 ,考虑传输线无损耗。
给出电源电压波形图,要求绘制终端波形图。
32、微波电路的匹配电阻。
33、DAC和ADC的实现各有哪些方法?
34、A/D电路组成、工作原理。
35、实际工作所需要的一些技术知识(面试容易问到)。
如电路的低功耗, 稳定,高速如何做到,调运放,布版图注意的地方等等,一般会针对简历上你所 写做过的东西具体问,肯定会问得很细。
数字电路 1、同步电路和异步电路的区别是什么?
2、什么是同步逻辑和异步逻辑?
同步逻辑是时钟之间有固定的因果关系。
异步逻辑是各时钟之间没有固定 的因果关系。
3、什么是\线与\逻辑,要实现它,在硬件特性上有什么具体要求?
线与逻辑是两个输出信号相连可以实现与的功能。
在硬件上,要用oc门来 实现,于不用 oc门可能使灌电流过大,而烧坏逻辑门。
同时在输出端口应加一个上拉电 阻。
4、什么是Setup和Holdup时间?
5、setup和holdup时间,区别. 6、解释setuptime和holdtime的定义和在时钟信号延迟时的变化。
7、解释setup和holdtimeviolation,画图说明,并说明解决办法。
Setup/holdtime是测试芯片对输入信号和时钟信号之间的时间要求。
建 立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。
输入信号 应提前时钟上升沿T时间到达芯片,这个T就是建立时间-Setup time.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一 个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升 沿到来以后,数据稳定不变的时间。
如果holdtime不够,数据同样不能被打入 触发器.建立时间(SetupTime)和保持时间。
建立时间是指在时钟边 沿前,数据信号需要保持不变的时间。
保持时间是指时钟跳变边沿后数 据信号需要保持不变的时间。
如果不满足建立和保持时间的话,那么DFF将 不能正确地采样到数据,将会出现metastability的情况。
如果数据信号在时钟沿 触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时 间裕量和保持时间裕量。
8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。
9、什么是竞争与冒险现象?
怎样判断?
如何消除?
在组合逻辑中,于门的输入信号通路中经过了不同的延时,导致到达该 门的时间不一致叫竞争。
产生毛刺叫冒险。
如果布尔式中有相反的信号则可能产 生竞争和冒险现象。
解决方法:
一是添加布尔式的消去项,二是在芯片外部加电容。
10、你知道那些常用逻辑电平?
TTL与COMS电平可以直接互连吗?
常用逻辑电平:
12V,5V,;TTL和CMOS不可以直接互连,于TTL是在 之间,而CMOS则是有在12V的有在5V的。
CMOS输出接到TTL是可以 直接互连。
TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
11、如何解决亚稳态。
亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。
当一 个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才 能稳定在某个正确的电平上。
在这个稳定期间,触发器输出一些中间级电平,或 者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器 级联式传播下去。
12、IC设计中同步复位与异步复位的区别。
13、MOORE与MEELEY状态机的特征。
14、多时域设计中,如何处理信号跨时域。
15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。
Delay 16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。
组合 逻辑电路最大延迟为T2max,最小为T2min。
问,触发器D2的建立时间T3和保持 时间应满足什么条件。
17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有clock的 delay,写出决定最大时钟的因素,同时给出表达式。
18、说说静态、动态时序模拟的优缺点。
19、一个四级的Mux,其中第二级信号为关键信号如何改善timing。
20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么, 还问给出输入,使得输出依赖于关键路径。
21、逻辑方面数字电路的卡诺图化简,时序,触发器有
几种,全加器等等。
22、卡诺图写出逻辑表达使。
23、化简F(A,B,C,D)=m(1,3,4,5,10,11,12,13,14,15)的和。
24、pleaseshowtheCMOSinverterschmatic,layoutanditscross sectionwithP-wellitstransfercurve(Vout-Vin)Andalsoexplain theoperationregionofPMOSandNMOSforeachsegmentofthetransfercurve?
25、TodesignaCMOSinvertorwithbalanceriseandfall time,pleasedefinetherationofchannelwidthofPMOSandNMOSandexplain?
26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?
27、用mos管搭出一个二输入与非门。
28、pleasedrawthetransistorlevelschematicofacmos2input ANDgateandexplainwhichinputhasfasterresponseforoutputrisingedge. (lessdelaytime)。
29、画出NOT,NAND,NOR的符号,真值表,还有transistorlevel的电路。
30、画出CMOS的图,画出tow-to-onemuxgate。
31、用一个二选一mux和一个inv实现异或。
32、画出Y=A*B+C的cmos电路图。
33、用逻辑们和cmos电路实现ab+cd。
34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。
35、利用4选1实现F(x,y,z)=xz+yz’。
36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现。
37、给出一个简单的多个NOT,NAND,NOR组成的原理图,根据输入波形画 出各点波形。
38、为了实现逻辑OR,请选用以下逻辑中的一种 ,并说明为什么?
1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:
N AND 39、用与非门等设计全加法器。
40、给出两个门电路让你分析异同。
41、用简单电路实现,当A为输入时,输出B波形为… 42、A,B,C,D,E进行投票,多数服从少数,输出是F,用与非门实现,输入数目没有 限制。
43、用波形表示D触发器的功能。
44、用传输门和倒向器搭一个边沿触发器。
45、用逻辑们画出D触发器。
46、画出DFF的结构图,用verilog实现之。
47、画出一种CMOS的D锁存器的电路图和版图。
48、D触发器和D锁存器的区别。
49、简述latch和filp-flop的异同。
50、LATCH和DFF的概念和区别。
51、latch与register的区别,为什么现在多用register.行为级描述中 latch如何产生的。
52、用D触发器做个二分颦的电路.又问什么是状态图。
53、请画出用D触发器实现2倍分频的逻辑电路?
54、怎样用D触发器、与或非门组成二分频电路?
55、Howmanyflip-flopcircuitsareneededtodivideby16?
(Intel)16分频?
56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和 current-stage,输出 carryout和next-stage. 57、用D触发器做个4进制的计数。
58、实现N位JohnsonCounter,N=5。
59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制 的呢?
60、数字电路设计当然必问Verilog/VHDL,如设计计数器。
61、BLOCKINGNONBLOCKING赋值的区别。
62、写异步D触发器的verilogmodule。
moduledff8(clk,reset,d,q); inputclk; inputreset; input[7:
0]d; output[7:
0]q; reg[7:
0]q; always@(posedgeclkorposedgereset) if(reset) q else q endmodule 63、用D触发器实现2倍分频的Verilog描述?
moduledivide2(clk,clk_o,reset); inputclk,reset; outputclk_o; wirein; regout; always@(posedgeclkorposedgereset) if(reset) out else out assignin=~out; assignclk_o=out; endmodule 64、可编程逻辑器件在现代电子设计中越来越重要,请问:
a)你所知道的 可编程逻辑器件有哪些?
b)试用VHDL或VERILOG、ABLE描述8位D触发器逻辑。
PAL,PLD,CPLD,FPGA。
moduledff8(clk,reset,d,q); inputclk; inputreset; inputd; outputq; regq; always@(posedgeclkorposedgereset) if(reset) q else q endmodule 65、请用HDL描述四位的全加法器、5分频电路。
66、用VERILOG或VHDL写一段代码,实现10进制计数器。
67、用VERILOG或VHDL写一段代码,实现消除一个glitch。
68、一个状态机的题目用verilog实现。
69、描述一个交通信号灯的设计。
70、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。
71、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确 的找回钱数。
画出fsm;用verilog编程,语法要符合fpga设计 的要求。
72、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考 虑找零:
画出fsm;用verilog编程,语法要符合fpga设计的要 求;设计工程中可使用的工具及设计大致过程。
73、画出可以检测10010串的状态图,并verilog实现之。
74、用FSM实现101101的序列检测模块。
a为输入端,b为输出端,如果a连续输入为1101则b输出为1,否则为0。
例 如a:
00011001 10110100100110 b:
0000000000100100000000 请画出statemachine;请用RTL描述其statemachine。
75、用verilog/vddl检测stream中的特定字符串。
76、用verilog/vhdl写一个fifo控制器(包括空,满,半满信号)。
77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:
y=lnx,其中,x为4位二进制整数输入信号。
y为二进制小数输出,要求保留两位 小数。
电源电压为3~5v假设公司接到该项目后,交你来负责该产品的设计, 试讨论该产品的设计全程。
78、sram,falshmemory,及dram的区别?
79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯 毛官205页图9-14b),问你有什么办法提高refreshtime,总共有5个问题,记 不起来了。
80、PleasedrawschematicofacommonSRAMcellwith6 transistors,pointoutwhichnodescanstoredataandwhichnodeiswordlinecontrol?
81、名词:
sram,ssram,sdram 名词IRQ,BIOS,USB,VHDL,SDR IRQ:
InterruptReQuest BIOS:
BasicInputOutputSystem USB:
UniversalSerialBus VHDL:
VHICHardwareDescriptionLanguage SDR:
SingleDataRate 压控振荡器的英文缩写(VCO)。
动态随机存储器的英文缩写(DRAM)。
名词解释,无聊的外文缩写罢了,比如PCI、ECC、DDR、interrupt、 pipelineIRQ,BIOS, USB,VHDL,VLSIVCO(压控振荡器)RAM(动态随机存储器),FIRIIRDFT( 离散傅立叶变换 )或者是中文的,比如:
a.量化误差b.直方图c.白平衡 ____________________________________________________________ IC设计基础 1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一 些与集成电路相关的内容。
2、FPGA和ASIC的概念,他们的区别。
答案:
FPGA是可编程ASIC。
ASIC:
专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制 造的。
根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定 制,半定制集成电路。
与门阵列等其它ASIC(ApplicationSpecificIC)相比,它们 又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、 质量稳定以及可实时在线检验等优点 3、什么叫做OTP片、掩膜片,两者的区别何在?
4、你知道的集成电路设计的表达方式有哪几种?
5、描述你对集成电路设计流程的认识。
6、简述FPGA等可编程逻辑器件设计流程。
7、IC设计前端到后端的流程和eda工具。
8、从RTLsynthesis到tapeout之间的设计flow,并列出其中各步使用的 tool. 9、Asic的designflow。
10、写出asic前期设计的流程和相应的工具。
11、集成电路前段设计流程,写出相关的工具。
先介绍下IC开发流程:
1.)代码输入电路仿真逻辑综合反标到生成的门级网表中,返回电路 仿真阶段进行再 仿真。
最终仿真结果生成的网表称为物理网表。
12、请简述一下设计后端的整个流程?
13、是否接触过自动布局布线?
请说出一两种工具软件。
自动布局布线需 要哪些基本元素?
14、描述你对集成电路工艺的认识。
15、列举几种集成电路典型工艺。
工艺上常提到,指的是什么?
16、请描述一下国内的工艺现状。
17、半导体工艺中,掺杂有哪几种方式?
18、描述CMOS电路中闩锁效应产生的过程及最后的结果?
19、解释latch-up现象和Antennaeffect和其预防措施. 20、什么叫Latchup?
21、什么叫窄沟效应?
22、什么是NMOS、PMOS、CMOS?
什么是增强型、耗尽型?
什么是PNP、NPN?
他们有什么差别?
23、硅栅COMS工艺中N阱中做的是P管还是N管,N阱的阱电位的连接有什么 要求?
24、画出CMOS晶体管的CROSS-OVER图,给出所有可能 的传输特性和转移特性。
25、以interver为例,写出N阱CMOS的process流程,并画出剖面图。
26、Pleaseexplainhowwedescribetheresistancein semiconductor.Comparetheresistanceofametal,polyanddiffusionintranditionalCMOSprocess. 27、说明mos一半工作在什么区。
28、画p-bulk的nmos截面图。
29、写schematicnote,越多越好。
30、寄生效应在ic设计中怎样加以克服和利用。
31、太底层的MOS管物理特性感觉一般不大会作为笔试面试题,因为全是微 电子物理,公式推导太罗索,除非面试出题的是个老学究。
IC设计的话需要熟悉 的软件:
Cadence,Synopsys,Avant,UNIX当然也要大概会操作。
32、unix命令cp-r,rm,uname。
____________________________________________________________ 单片机、MCU、计算机原理 1、简单描述一个单片机系统的主要组成模块,并说明各模块之间的数据流 流向和控制流流 向。
简述单片机应用系统的设计原则。
2、画出8031与2716的连线图,要求采用三-八译码器,8031的 ,和参加译码,基本地址范围为3000H-3FFFH。
该2716有没有重叠 地址?
根据是什么?
若有,则写出每片2716的重叠地址范围。
3、用8051设计一个带一个8*16键盘加驱动八个数码管的原理图。
4、PCI总线的含义是什么?
PCI总线的主要特点是什么?
5、中断的概念?
简述中断的过程。
6、如单片机中断几个/类型,编中断程序注意什么问题; 7、要用一个开环脉冲调速系统来控制直流电动机的转速,程序8051完成 。
简单原理如下:
输出脉冲的占空比来控制转速,占空比越大,转速越快;而占空比K7-K0八个开关来设置,直接与P1口相连,要求占空比为N/256。
下面程序用计数法来实现这一功能,请将空余部分添完整。
MOVP1,#0FFH LOOP1:
MOVR4,#0FFH -------- MOVR3,#00H LOOP2:
MOVA,P1 -------- SUBBA,R3 JNZSKP1 -------- SKP1:
MOVC,70H MOV,C ACALLDELAY:
此延时子程序略 -------- -------- AJMPLOOP1 8、单片机上电后没有运转,首先要检查什么?
9、WhatisPCChipset?
芯片组是主板的核心组成部分,按照在主板上的排列位置的不 同,通常分为北桥芯片和南桥芯片。
北桥芯片提供对CPU的类型和主频、内存 的类型和最大容量ISA/PCI/AGP插槽、ECC纠错等支持。
南桥芯片则提供对KB C、RTC、USB、Ultra DMA/33(66)EIDE数据传输方式和ACPI等的支持。
其中北桥芯 片起着主导性的作用,也称为主桥。
除了最通用的南北桥结构外,目前芯片组正向更高级的加速集线架构 发展,Intel的8xx系列芯片组就是这类芯片组的代表,它将一些子系统如IDE接 口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带 宽,达到了266MB/s。
10、如果简历上还说做过cpu之类,就会问到诸如cpu如何工作,流水线之 类的问题。
11、计算机的基本组成部分及其各自的作用。
12、请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图。
13、cache的主要部分什么的。
14、同步异
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 电子工程师 常见 试题